<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 新品快遞 > Lattice可簡化時鐘網絡設計

          Lattice可簡化時鐘網絡設計

          ——
          作者: 時間:2005-12-29 來源: 收藏
           半導體公司為高性能通訊和計算產品推出第二代零延時發(fā)生器,它產生20個輸出,每個輸出的轉換率都以獨立編程,提供標準輸入輸出和頻率選擇。ispClock5600A的鎖相環(huán)(PLL)及分隔器系統(tǒng)從參考輸入綜合多種頻率。

            該發(fā)生器基于非易失系統(tǒng)內E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數(shù)性能也有了顯著改進。最大壓控振蕩器(VCO)工作頻率已經提升到800MHz。它支持33.33-、100-、133.33-和50MHz時鐘頻率。輸入時鐘頻率范圍已經擴展到5MHz至400MHz,可支持8.192MHz。該器件還具有通用輸出緩存,可為DDRII和QDRII存儲器(高達400MHz)提供時鐘。


          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();