NXP宣布其高速轉(zhuǎn)換器與Xilinx FPGA實現(xiàn)互通
恩智浦半導體(NXP Semiconductors)近日宣布,其推出的支持JESD204A標準的CGV™ 系列數(shù)據(jù)轉(zhuǎn)換器,與Xilinx® 高性能Virtex®-6 FPGA及低成本Spartan®-6 FPGA系列實現(xiàn)互通。對設備設計者來說,可編程邏輯器件與高速轉(zhuǎn)換器之間的互通性是關鍵驗收標準之一,因為這種互通可以消除與項目進度相關的風險和成本問題。
本文引用地址:http://www.ex-cimer.com/article/106392.htm恩智浦的新型JESD204A標準CGV轉(zhuǎn)換器適用于蜂窩基站和其他無線通信基礎設施設備,以及醫(yī)療、儀器儀表和軍事/航空航天應用。恩智浦已開發(fā)出專門的基于Virtex FPGA 的CGV ADC和DAC互通演示及高性能數(shù)據(jù)采集參考設計/評估板,產(chǎn)品即將面市。恩智浦同時提供配有FMC互連接口的CGV ADC和DAC演示板,演示板與Virtex-6 FPGA和Spartan-6 FPGA評估板配合使用。2009年6月,恩智浦在波士頓舉行的IEEE MTT 2009國際微波研討會上首次公開展示了與Virtex FPGA互通的JESD204A標準CGV數(shù)據(jù)轉(zhuǎn)換器。恩智浦在JESD204A與Xilinx FPGA互通方面積累了超過12個月的經(jīng)驗,這是潛在客戶的一項重要考量因素。
恩智浦半導體高速轉(zhuǎn)換器事業(yè)部高級總監(jiān)兼產(chǎn)品線經(jīng)理Maury Wood表示:“恩智浦半導體很高興將這種可靠的互通性提供給我們的CGV客戶,許多客戶都希望在其系統(tǒng)設計中采用最新的Xilinx FPGA。恩智浦提供數(shù)種基于Xilinx Virtex FPGA的演示板,可很好地展現(xiàn)這種器件互通性。我們還在從2009年10月開始的全球Avnet X-fest活動中展示了互通的概念。”
Xilinx無線通信事業(yè)部總監(jiān)Manuel Uhm表示:“通過與恩智浦的堅實合作,我們在最新的FPGA系列產(chǎn)品與恩智浦數(shù)據(jù)轉(zhuǎn)換器之間實現(xiàn)了無縫互通?;赬ilinx FPGA的JESD204A參考設計為從基于IO限制并行LVDS的數(shù)據(jù)轉(zhuǎn)換器過渡到基于Serdes的多模塊高性能數(shù)據(jù)轉(zhuǎn)換器提供了便利條件,同時還降低了面板的復雜性和系統(tǒng)成本。”
CGV™ (Convertisseur Grande Vitesse) 表明恩智浦對JEDEC JESD204A接口標準的兼容、超集實施方案,具有增強速率(最高4.0 Gbps)、增強傳輸(最大100 cm)、增強功能(多DAC同步)和可靠的FPGA互通性。
具體來說,恩智浦產(chǎn)品在收發(fā)器速率(最高達4.0 Gbps,標準速率為3.125 Gbps,增幅達28%)和發(fā)射器傳輸距離(最大100 cm,標準距離為20 cm,增幅達400%)方面均有顯著提高。增強的CGV功能還包括 DAC1408D系列D/A轉(zhuǎn)換器的多器件同步(MDS),雖然相關規(guī)格尚未出臺,但在JEDEC規(guī)范中已有所涉及。恩智浦實施這一可選功能的目的,在于為LTE MIMO基站及其他高級多通道應用創(chuàng)造條件。恩智浦的MDS實施方案最多可對16個DAC數(shù)據(jù)流進行同步轉(zhuǎn)換,并使相位保持一致。
Virtex®-6 和 Spartan®-6 FPGA為Xilinx®面向特定領域及特定市場的初級設計平臺提供了可編程硅基礎,使設計師得以加快創(chuàng)新步伐,提高差異化水平,滿足眾多市場及應用的需求。Virtex-6 FPGA專為高性能、計算密集型應用而設計,具有超過1Tbps的數(shù)字信號處理帶寬和11Gbps以上的串行連接能力,具有全面的伸縮性,并經(jīng)過專門優(yōu)化,可降低系統(tǒng)的整體功耗水平。Spartan-6 FPGA在成本、功耗和性能三者之間取得了最佳平衡,首次給價格敏感的大批量市場帶來了低功耗普及型高速連接方案。
評論