集成式微型模塊接收器縮小多樣化基站設計
如上面提到的那樣,通道至通道匹配和隔離是重要的考慮因素。盡管外形尺寸很小,但是LTM9002 在 140MHz 輸入頻率上實現(xiàn)了 90dB 的隔離。在默認的范圍設定值上,總增益的典型值為 26dB,兩通道之間的差別僅為 0.1dB。12 位輔助 DAC 可以配置為以每步進 61μV 調節(jié)該范圍。
本文引用地址:http://www.ex-cimer.com/article/106446.htm就印刷電路板 (PCB) 面積的利用效率而言,LTM9002 非常突出。LTM9002 無需外部組件 (無需電源旁路電容器、無需無源濾波、無需阻抗匹配或轉換組件)。在很多 IF 采樣應用中,增益可以通過變壓器獲得,但是變壓器常常很大,而且對于自動組裝設備來說,安裝變壓器很困難。在 DC 耦合應用中,需要放大器作為 ADC 驅動器,還需要與它們有關的抗混疊濾波器網(wǎng)絡。整個 IF/基帶接收器系統(tǒng)占用兩平方英寸電路板面積 (大約 25mm×50mm),不是不常見的事情。使用 LTM9002 不需要這種外部電路,因此它僅需要占用大約 1/4 平方英寸 (11.25mm×15mm) 面積,利用效率高 8 倍。
屬性與配置
微型模塊結構允許 LTM9002 混合使用標準 ADC 和放大器組件,而不管采用什么樣的工藝技術,并為特定應用將這些組件與無源組件搭配在一起。微型模塊接收器包括由連線連接的芯片、封裝式組件和無源組件,它們安裝在一個高性能、4 層、Bismaleimide-Triazine (BT) 基片上。BT 類似于 FR4 等其它層壓材料基片,但是 BT 有卓越的硬度和較低的熱膨脹系數(shù)。
LTM9002-AA 使用一個雙路、14 位、125Msps ADC,兩個 26dB 固定增益放大器,還包括一個為在滿標度范圍內進行調節(jié)而配置的 12 位雙路 DAC,如圖 1 所示。內部抗混疊濾波器將輸入頻率限制為低于 170MHz,這對于具寬信號帶寬的 140MHz IF 來說是完美的。也可能有其它配置,而且這些配置易于實現(xiàn)。放大器呈現(xiàn)一個 50Ω的差分輸入阻抗和 ±50mV 的輸入電壓范圍,或 –16dBm。這個默認的范圍通過將 SENSE 引腳連接到 VDD 來設定,并能以 3 種方式調節(jié)。對于 –3dBm 的較小范圍來說,SENSE 引腳可以連接到 1.5V。通過將 SENSE 引腳連接到 VDD 或 1.5V,可以使用內部基準。通過將 0.5V 至 1.0V 電壓加到 SENSE 引腳上,可以使用一個外部基準。輔助 DAC 為選擇范圍提供最終選擇。或者,對該變化范圍的微調 (如平衡兩個通道的增益) 可以用外部基準或輔助 DAC 進行。
多種省電模式中包括獨立地禁止放大器或 ADC。ADC 有兩種停機狀態(tài):“打盹” (NAP) 模式和 “睡眠” (SLEEP) 模式。在 NAP 模式,內部基準仍然偏置,以在啟動后的 100 個時鐘周期內恢復轉換。在 SLEEP 模式,基準被關斷,啟動需要幾毫秒時間。還提供時鐘占空比穩(wěn)定器功能,并為準確閉鎖輸出數(shù)據(jù)提供一個輸出時鐘信號。兩個通道可以在獨立的并行總線上輸出,或多路復用到單個并行總線上,以節(jié)省處理器引腳。
連接到模擬輸入
LTM9002 的模擬輸入呈現(xiàn) 50Ω 的電阻性差分輸入阻抗,該阻抗在大多數(shù)情況下與信號通路準確匹配。輸入共模電平應該約為 VCC/2。傳統(tǒng)上,就驅動電流、建立時間以及對采樣和保持切換的非線性特性的響應而言,ADC 的輸入需要相當留心。就最低失真性能而言,ADC 輸入的共模電平必須為特定 ADC 前端而優(yōu)化;就最佳信噪比 (SNR) 性能而言,信號擺幅必須利用 ADC 最大輸入范圍。所有這一切都由 LTM9002 處理。
連接到數(shù)字輸出
LTM9002 采用標準CMOS輸出緩沖器,這些緩沖器從 OVDD切換到OGND。OVDD可以從0.5V變化到3.6V,適合很多不同的邏輯電路系列,OGND可以高達1V。因為 LTM9002電源是內部旁路的,所以無需本機電源旁路電容器。用于數(shù)字輸出緩沖器的電源應該連接到為被驅動的邏輯電路供電的電源上。例如,如果轉換器驅動一個由1.8V電源供電的DSP,那么OVDD應該連接到同一個1.8V電源上。較低的OVDD電壓還有助于降低數(shù)字輸出對模擬或時鐘電路的干擾。OVDD 和OGND與ADC電源和地是隔離的。一個與輸出串聯(lián)的內部電阻器使輸出對外部電路呈現(xiàn) 50Ω阻抗,因此可以無需外部阻尼電阻。
評論