<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 業(yè)界動(dòng)態(tài) > 時(shí)鐘 IC 改善通信基礎(chǔ)設(shè)施時(shí)序信號(hào)鏈的性能

          時(shí)鐘 IC 改善通信基礎(chǔ)設(shè)施時(shí)序信號(hào)鏈的性能

          作者: 時(shí)間:2010-05-24 來(lái)源:電子產(chǎn)品世界 收藏

            Analog Devices Inc.,全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商和技術(shù)領(lǐng)先者,最近推出兩款產(chǎn)品 。這些產(chǎn)品用于完整時(shí)序信號(hào)鏈中時(shí),可提高同步光纖網(wǎng)絡(luò)和無(wú)線基站的性能,并降低編程和設(shè)計(jì)復(fù)雜度。

          本文引用地址:http://www.ex-cimer.com/article/109296.htm

            發(fā)生器 適合 GPON、SONET/SDH OC-48(同步光纖網(wǎng)絡(luò)/同步數(shù)字體系)、測(cè)試和測(cè)量、數(shù)據(jù)采集、以太網(wǎng)、光纖通道、T1/E1、廣播視頻及其它無(wú)線和有線通信應(yīng)用的低成本轉(zhuǎn)換需求。

            旨在改善無(wú)線基站中器的信噪比 (SNR),以及為 SONET/SDH 光纖網(wǎng)絡(luò)提供低功耗、低抖動(dòng)性能。高性能器和時(shí)鐘技術(shù)( http://www.analog.com/en/clock-and-timing/clock-generation-and-distribution/products/index.html )是連接當(dāng)今電子系統(tǒng)中的模擬部分與數(shù)字部分的橋梁,在這方面,越來(lái)越多的設(shè)計(jì)人員青睞 公司的產(chǎn)品。

            時(shí)鐘發(fā)生器縮短編程時(shí)間

            AD9553時(shí)鐘發(fā)生器提供預(yù)設(shè)的輸入/輸出頻率比,可輕松通過(guò)引腳進(jìn)行編程,而其成本只有競(jìng)爭(zhēng)解決方案的一半左右。引腳編程模式提供一個(gè)標(biāo)準(zhǔn)輸入/輸出頻率轉(zhuǎn)換矩陣,而通過(guò) SPI(串行外設(shè)接口)端口則可設(shè)置自定義的輸入/輸出頻率轉(zhuǎn)換。AD9553時(shí)鐘發(fā)生器具有抖動(dòng)清除和時(shí)鐘轉(zhuǎn)換兩種功能。它提供各種不同的輸入/輸出頻率組合及靈活的輸出級(jí),減少了多達(dá)兩個(gè)分立鎖相環(huán) (PLL) 和多種其它分立元件,因而電路板空間得以縮小,設(shè)計(jì)復(fù)雜度得以降低,編程工作得以簡(jiǎn)化。

            AD9553具有保持模式,即使沒(méi)有參考輸入,它也能提供輸出信號(hào)。該時(shí)鐘發(fā)生器還包括一個(gè)切換功能,可提供額外安全保障,如果一個(gè) CMOS 參考失效,下游 PLL 也不會(huì)失鎖。

            時(shí)鐘緩沖器提供低抖動(dòng)性能

            ADCLK944時(shí)鐘扇出緩沖器提供業(yè)界最低的50-fs(飛秒)抖動(dòng)數(shù)值,適合 LTE、MC-GSM 和其它無(wú)線網(wǎng)絡(luò)應(yīng)用中要求高性能時(shí)鐘信號(hào)而又不影響高速信號(hào)轉(zhuǎn)換的通信設(shè)備。這一抖動(dòng)性能與每通道低功耗特性相結(jié)合,使得 ADCLK944也能有效用在基于千兆以太網(wǎng) (GbE) 和 SONET/SDH 光纖網(wǎng)絡(luò)多路復(fù)用協(xié)議的應(yīng)用中。

            隨著 SONET/SDH 和 GbE 系統(tǒng)的數(shù)據(jù)速率越來(lái)越高,因而對(duì)時(shí)鐘的抖動(dòng)要求也非??量獭DCLK944的超低抖動(dòng)特性對(duì)系統(tǒng)抖動(dòng)預(yù)算的貢獻(xiàn)極小,從而為 SerDes(串行器/解串器)時(shí)鐘設(shè)計(jì)人員提供了極大的設(shè)計(jì)靈活性。低功耗特性同樣重要,因?yàn)楫?dāng)今系統(tǒng)使用含有多個(gè)通道的高密度 SONET 板。

            時(shí)鐘扇出緩沖器 ADCLK944提供四路工作速率最高達(dá)7 GHz 的 LVPECL 輸出,同時(shí)可實(shí)現(xiàn)50 fs 的寬帶隨機(jī)均方根 (RMS) 加性抖動(dòng)。其極低抖動(dòng)和最大15 ps(皮秒)的輸出間偏斜特性非常適合要求干凈的時(shí)鐘信號(hào)以供高速轉(zhuǎn)換器定時(shí)的有線和無(wú)線設(shè)備,如 LTE 和多載波 GSM 通信基站等。該抖動(dòng)性能也有助于滿足高速 OC-192和 OC-768 SONET 線路卡的時(shí)鐘分配抖動(dòng)發(fā)生要求。

            這款緩沖器的低噪聲性能可顯著提高信噪比性能,特別是與 DAC(數(shù)模轉(zhuǎn)換器)、ADC模數(shù)轉(zhuǎn)換器和時(shí)鐘發(fā)生器一起構(gòu)成完整的信號(hào)鏈時(shí)效果更顯著。

            作為優(yōu)化通信信號(hào)鏈設(shè)計(jì)的一部分,時(shí)鐘緩沖器 ADCLK944可配合 公司以下 DAC 和 ADC 工作:AD9779 - 雙通道16位、1 GSPS DAC;AD9739 - 14位、2500 MSPS、RF DAC;AD9789 - 具備4通道信號(hào)處理能力的14位、2400 MSPS TxDAC;AD9445 - 14位、105 MSPS / 125 MSPS ADC;AD9446 - 16位、80 MSPS / 100 MSPS ADC。



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();