<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 網(wǎng)絡與存儲 > 業(yè)界動態(tài) > Intel繼續(xù)提高緩存密度 FBC有望取代SRAM

          Intel繼續(xù)提高緩存密度 FBC有望取代SRAM

          作者: 時間:2010-06-21 來源:驅(qū)動之家 收藏

            由于架構(gòu)方面的需要,處理器通常都配備有大容量緩存,比如Core 2 Quad四核心曾有12MB二級緩存、雙核心Itanium曾有24MB三級緩存?,F(xiàn)在,又準備繼續(xù)提高緩存密度了,而且有意使用新的緩存類 型。2010年度超大規(guī)模集成電路技術(shù)研討會即將于下月5-7日舉行,將會通過兩個主題演講,介紹他們在處理器緩存技術(shù)上的最新研究成果,特 別是有望取代現(xiàn)有的“浮體單元”(Floating Body Cell/FBC)。

          本文引用地址:http://www.ex-cimer.com/article/110140.htm

            和e是目前最常用的兩種嵌入式內(nèi)存,其中前者有六個晶體管,體積較大,但速度非??欤圃祀y度也很低,而后者每個單元只有一個晶體 管和電容器,體積小了,速度卻也慢了,制造也很困難。FBC就是集這兩種技術(shù)之長于一身,每單元僅有一個晶體管,比SRAM輕巧很多,同 時速度又比eSRAM更快,制造也相對簡單。

            據(jù)了解,Intel已經(jīng)成功制造了22nm新工藝FBC存儲器,而且使用的是非常適合大批量生產(chǎn)的Bulk晶圓,相比此前試驗使用 的SOI晶圓在成本上低廉很多。

            另一份論文中,Intel還描述了如何在一個FBC存儲器的后柵(back gate)中選擇性地摻入雜質(zhì)而不影響設(shè)備的其他部分,從元件尺寸看難度相當大。

            除了Intel,伯克利和東芝也都在致力于FBC技術(shù)的研究,但實現(xiàn)方法和Intel有些不同。



          關(guān)鍵詞: Intel SRAM

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();