賽靈思與VSofts演示基于賽靈思FPGA的低延時實時H.264/AVC-I IP核壓縮解決方案
球可編程平臺領(lǐng)導廠商賽靈思公司與Vanguard Software Solutions 公司 (VSofts) 在 IBC2010 大會上聯(lián)合演示了 VSofts H.264/AVC-I IP 核的強大功能:能實現(xiàn)超低延時,且其現(xiàn)場可編程門陣列 (FPGA) 實施方案不僅符合國際電信聯(lián)盟 (ITU) 和 Panasonic AVC-Intra 標準,而且還支持業(yè)界標準的編解碼器,能在實時視頻廣播應用中確保源視頻到編碼視頻的最小延遲。
本文引用地址:http://www.ex-cimer.com/article/112865.htmVSofts 市場營銷副總裁 Felix Nemirovsky 指出,“視頻采集和廣播技術(shù)的發(fā)展日新月異。對于高價值內(nèi)容的采集、編輯和歸檔而言,我們的 AVC I-frames 編碼器采用業(yè)經(jīng)驗證且具有卓越領(lǐng)先性能的賽靈思 FPGA,其高度的靈活性、數(shù)據(jù)速率和實時性能使我們能夠滿足快速發(fā)展的市場需求。”
隨著視頻采集和顯示需求向 3D 電視和 4Kx2K 數(shù)字影院方向發(fā)展,FPGA 能在整個設計乃至生產(chǎn)階段為設計人員全程提供支持標準不斷演進發(fā)展的靈活性,同時提供用于驅(qū)動實時視頻所需的性能。從1080i 向4Kx2K格式的每一步演進發(fā)展都需要將吞吐量提高8倍,即攝像頭從1.5Gbps 提升至12Gbps,這會在廣播鏈的每一個環(huán)節(jié)(從攝像機到專業(yè)工作室傳輸視頻的分配編碼器,再到視頻服務器乃至后期制作公司)產(chǎn)生潛在的瓶頸。H.264AVC Intra IP 核借助賽靈思 Virtex®-6 FPGA 固有的靈活性、并行處理能力和高速連接功能成功解決了上述瓶頸,從而可顯著減少從攝像機采集到實時廣播之間的編碼延遲。
賽靈思通信業(yè)務部副總裁 Dean Westman 指出,“在性能、靈活性還是上市進程方面,廣播產(chǎn)業(yè)的演進, 正迅速超越定制及標準的現(xiàn)有片上系統(tǒng)解決方案所能支持的速度發(fā)展。賽靈思目標設計平臺方案中的 IP 核能夠充分滿足廣播設備開發(fā)人員對性能和技術(shù)發(fā)展的需求,而 VSofts 的 H.264AVC Intra 編碼解決方案則將這一重要價值進行了最佳的詮釋。”
賽靈思廣播目標設計平臺
將于今年年底投產(chǎn)的 VSofts H.264 AVC Intra IP 核將加入賽靈思 Encoding IP 產(chǎn)品系列(賽靈思面向廣播行業(yè)所推出設計平臺的組成部分)陣營。上述 IP 核能夠與賽靈思廣播處理套件和賽靈思廣播連接套件配合使用,這些套件集成了快速構(gòu)建系統(tǒng)并全面驗證各類音視頻應用性能所需的重要軟硬件元素。上述平臺擁有眾多組件,其中包括連接與視頻處理 IP 模塊、設計環(huán)境和參考設計,以及一套基礎型數(shù)字音頻/視頻開發(fā)板和業(yè)界標準的FPGA 夾層卡(FMC)。
對于廣播應用而言,目標設計平臺方案能夠顯著簡化整套廣播音視頻接口解決方案的開發(fā)工作,如三重速率 SDI 解決方案能用單個可編程器件同時支持標清電視、3D 電視乃至今后的新產(chǎn)品。此外,這還有助于盡早推廣 DisplayPort 等新興標準,快速取代數(shù)字視頻接口 (DVI),并促進新型以太網(wǎng)音視頻橋接 (AVB) 技術(shù)的發(fā)展,以確保 IP 網(wǎng)絡的時序和帶寬可用性。更多詳情,敬請訪問:http://www.xilinx.com/cn/broadcast。
評論