高速高精度流水線模數(shù)轉(zhuǎn)換器的設(shè)計(jì)
第一版芯片測試結(jié)果及分析
本文引用地址:http://www.ex-cimer.com/article/112970.htm
第一版芯片測試結(jié)果及分析
在輸入信號(hào)頻率為2.41MHz,幅度接近2Vp-p時(shí),采樣率從15.5MHz增加到100MHz,ADC的SNDR和SFDR分別大于57.9dB和68.9dB。另外測得該芯片的DNL為-1.0/+0.2LSB,INL為-5.0/+5.0LSB。
如圖3中(a)和(c)是在30MHz采樣率、2.41MHz輸入信號(hào)下測得的INL和FFT曲線。INL為-5.0/+5.0LSB,SFDR為68.9dB,SNDR為58.4dB。無論是動(dòng)態(tài)性能還是靜態(tài)性能,對(duì)于一個(gè)12bit的ADC來說這個(gè)結(jié)果顯然不能令人滿意。通過觀察靜態(tài)特性曲線,可以發(fā)現(xiàn)曲線很有規(guī)律,每隔256個(gè)碼就會(huì)出現(xiàn)一個(gè)拐點(diǎn),這是因?yàn)槊扛?56點(diǎn)就出現(xiàn)失碼現(xiàn)象,共有14處失碼,與ADC第一級(jí)3.5bit傳輸曲線的折線位置重合,故推斷可能是第一級(jí)電路出了問題。
通過對(duì)版圖的仔細(xì)分析,發(fā)現(xiàn)版圖中存在一個(gè)嚴(yán)重的問題。如圖4所示的參考電壓產(chǎn)生電路,Vrp和Vrn的緩沖電路(buer)采用的是開漏結(jié)構(gòu)的兩級(jí)運(yùn)放,在Vrp和Vrn的緩沖器之間串聯(lián)了一組電阻用來產(chǎn)生第1級(jí)電路中3.5位flash ADC所需的14個(gè)比較電平。如果不考慮寄生電阻,節(jié)點(diǎn)1和2是重合的,第一級(jí)的參考電壓VRP’和其它各級(jí)的參考電壓VRP相等,VRN和VRN’也是如此。但是由于導(dǎo)線都會(huì)有電阻,所以實(shí)際情況是節(jié)點(diǎn)1和2之間,3和4之間有寄生電阻Rp,而Vrp和Vrn的驅(qū)動(dòng)電路均是開漏結(jié)構(gòu),在節(jié)點(diǎn)1到節(jié)點(diǎn)4之間存在靜態(tài)電流Idrop,這個(gè)電流流過Rp就造成了節(jié)點(diǎn)1和2之間的壓差:
節(jié)點(diǎn)3和4之間的情況與之一樣。經(jīng)過估算Rp的值大約為8.5Ω,而Idrop約為0.76mA,所以V為6.5mV。在畫版圖時(shí),沒有考慮寄生電阻的影響,給第1級(jí)級(jí)電路DAC用的參考電壓直接就近從節(jié)點(diǎn)2和3引出,因此造成了第1級(jí)的參考電壓VRP’和VRN’與后面各級(jí)的參考電壓VRP和VRN存在V的差值,因此,第一級(jí)電路的參考電壓為:
后面各級(jí)電路的參考電壓為:
由于第1級(jí)電路的參考電壓比其它各級(jí)都小,ADC出現(xiàn)失碼現(xiàn)象。為了進(jìn)一步分析第1級(jí)參考電壓偏小會(huì)對(duì)ADC靜態(tài)特性和動(dòng)態(tài)特性產(chǎn)生多大的影響,我們用Matlab來行為級(jí)建模仿真,并與30MHz采樣率下的INL、SFDR和SNDR做對(duì)比。
建模主要基于如下兩個(gè)前提:
(1)第1級(jí)的參考電壓為:Vref’=0.987V
其它各級(jí)的參考電壓為:Vref=1V
(2)不考慮噪聲、失配、運(yùn)放有限增益和有限帶寬等非理想因素。
如圖3中的(b)和(d)所示為ADC行為級(jí)仿真結(jié)果。行為級(jí)仿真的INL為-4.2/+4.4 LSB,SFDR為65dB,SNDR為59.2dB。由圖可知仿真結(jié)果很好得再現(xiàn)了實(shí)際測試結(jié)果,第1級(jí)參考電壓偏小不僅加重了ADC的奇次諧波失真,也造成了很大的偶次失真。綜合來說,第1級(jí)參考電壓的偏小會(huì)對(duì)ADC靜態(tài)特性和動(dòng)態(tài)特性造成很大的影響,通過模擬仿真較好地解釋了實(shí)測時(shí)ADC靜態(tài)特性和動(dòng)態(tài)特性很差的原因。
模數(shù)轉(zhuǎn)換器相關(guān)文章:模數(shù)轉(zhuǎn)換器工作原理
電荷放大器相關(guān)文章:電荷放大器原理 電容傳感器相關(guān)文章:電容傳感器原理
評(píng)論