<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > 基于FPGA的PPM系統(tǒng)設(shè)計與實現(xiàn)

          基于FPGA的PPM系統(tǒng)設(shè)計與實現(xiàn)

          —— 在滿足性能需求的情況下消耗較少的邏輯資源
          作者: 時間:2010-10-23 來源:電子產(chǎn)品世界 收藏

          本文引用地址:http://www.ex-cimer.com/article/113812.htm

           



            系統(tǒng)實現(xiàn)及時序仿真

            Verilog編碼及原理圖

            根據(jù)上述系統(tǒng)的設(shè)計思想,基于的硬線邏輯特性,對各個功能模塊進行Verilog編碼來實現(xiàn),并在頂層利用原理圖輸入的方式完成整機互聯(lián)。而其中又以窄脈沖成型、為防止信號出現(xiàn)毛刺所作的整形電路、脈沖位置檢測電路等為相對重要的模塊。

            調(diào)制系統(tǒng)的頂層原理圖如圖4所示。

            其中窄脈沖成型模塊性能的好壞影響著脈沖對鄰近信道的干擾情況,在設(shè)計該模塊時可用觸發(fā)器與附加邏輯來做脈沖成型濾波,較為簡潔,其源代碼如下:

            /*to generate the narrow pulse*/

            module pulsegen (clk,din,dout) ;

            input clk,din;

            output dout;

            reg temp;

            assign dout=(~temp)& din;

            always @ (posedge clk)

            begin

            temp<=din;

            end

            endmodule

            解調(diào)系統(tǒng)的頂層原理圖如圖5所示,最長脈沖位置檢測模塊和最短脈沖位置檢測模塊統(tǒng)一由時鐘的上升沿觸發(fā),起到了良好的同步作用。

            其中最短脈沖位置檢測模塊相對更為重要,需要精確地移位兩個時鐘周期,可用串行移位寄存器實現(xiàn),其源代碼如下:

          fpga相關(guān)文章:fpga是什么


          分頻器相關(guān)文章:分頻器原理


          關(guān)鍵詞: PPM FPGA 201010

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();