簡(jiǎn)化嵌入式視頻接口
串行化視頻的解決方案
本文引用地址:http://www.ex-cimer.com/article/117084.htm美國(guó)國(guó)家半導(dǎo)體 Channel-Link II 系列的串行器/解串器芯片集,是專為簡(jiǎn)化串聯(lián)化視頻接口的應(yīng)用而設(shè)計(jì)。75MHz 的最高時(shí)鐘頻率可支持 HD 720p 視頻。高達(dá) 24 位的數(shù)據(jù)、附帶的視頻同步信號(hào)以及視頻像素頻率,經(jīng)過串行化后將成為單一低電壓差動(dòng)輸出。
這些芯片集均提供用于調(diào)整信號(hào)的可調(diào)式去加重與等化功能。
獲得專利的直流平衡編碼方案以及數(shù)據(jù)隨機(jī)化和加密功能,可將 ISI 減至最少并降低鏈路上的輻射,從而擴(kuò)展了頻譜內(nèi)容,否則這些未經(jīng)擴(kuò)展的頻譜內(nèi)容便會(huì)重復(fù)出現(xiàn)。串行器與解串器的設(shè)計(jì),是要充分利用上游設(shè)備的擴(kuò)頻時(shí)鐘,同時(shí)還提供自行生成的擴(kuò)頻時(shí)鐘。降低 EMI 的其它功能包括降低驅(qū)動(dòng)強(qiáng)度,以及交錯(cuò)開關(guān)平行輸出驅(qū)動(dòng)器。所有零件均提供“自動(dòng)休眠”省電功能,當(dāng)輸入接口處于非活動(dòng)狀態(tài)時(shí),便會(huì)切換至低功率模式。
平行總線可以與 LVCMOS 或 LVDS(4 個(gè)數(shù)據(jù) + 1 個(gè)頻率)連接。此 LVDS 接口相當(dāng)于美國(guó)國(guó)家半導(dǎo)體的 28 位 Channel-Link 產(chǎn)品,并且提供簡(jiǎn)單易用的升級(jí)路徑,其中的圖像源、幀捕獲器或顯示控制器均包含集成 LVDS。
對(duì)于需要更高頻寬與更長(zhǎng)電纜驅(qū)動(dòng)的系統(tǒng),美國(guó)國(guó)家半導(dǎo)體的 FPGA-Link 解決方案則是理想選擇。在接收設(shè)備和源上與具有成本效率的 FPGA 結(jié)合使用時(shí),可通過 30 米長(zhǎng)的電纜獲得高達(dá) 3.125Gbps 的數(shù)據(jù)速率。解串器可提供重新定時(shí)的串行輸出以驅(qū)動(dòng)菊花鏈?zhǔn)浇邮赵O(shè)備,這在并排顯示器應(yīng)用中特別有用。
嵌入式視頻系統(tǒng)可以獲得使用串行化接口時(shí)所具有的性能與成本優(yōu)勢(shì)??煽康脑O(shè)計(jì)慣例與技術(shù),對(duì)于成功的實(shí)施非常重要。美國(guó)國(guó)家半導(dǎo)體的 Channel-Link II 與 FPGA-Link 芯片集,提供具有信號(hào)調(diào)整功能的串聯(lián)化接口,可將偏斜問題降至最低,并允許使用更長(zhǎng)且更細(xì)小的電纜。降低 EMI 的功能以及與各種來源和接收設(shè)備之間的兼容性,打造了簡(jiǎn)單易用且功能強(qiáng)大的解決方案。
評(píng)論