ADF4108在寬帶X波段頻率合成器中的應(yīng)用
優(yōu)化設(shè)計(jì)及仿真
本文引用地址:http://www.ex-cimer.com/article/117111.htm為了實(shí)現(xiàn)X波段的微波頻率合成器,設(shè)計(jì)時(shí)可以選用鎖相環(huán)芯片ADF4108與外部VCO和環(huán)路濾波器來(lái)進(jìn)行設(shè)計(jì)。由于受到芯片頻帶的限制,通常在芯片基礎(chǔ)上需增加一個(gè)固定分頻器,通常稱之為固定前置分頻式單環(huán)頻率合成器,以便降低鎖相環(huán)芯片RFIN的輸入頻率。該方案的具體電路結(jié)構(gòu)原理如圖2所示。
本設(shè)計(jì)將采用另外方法即外加混頻器進(jìn)行下混頻方案,該設(shè)計(jì)保證了PLL系統(tǒng)中全相參且不引入前置分頻器的電源噪聲,同時(shí)還降低了的RFIN,稱之為雙環(huán)混頻式鎖相環(huán)頻率合成器,該方案具體電路結(jié)構(gòu)原理如圖3所示(圖3中R為倍頻次數(shù))。
ADF4108有一個(gè)簡(jiǎn)單的SPI可兼容串聯(lián)讀寫接口,CLK、DATA和LE可控制數(shù)據(jù)傳輸,當(dāng)LE(latch enable)為高電平時(shí),在CLK的每個(gè)上升沿,已鎖入輸入內(nèi)存的24 位數(shù)將被送入合適的緩存器。該系統(tǒng)工作速度是納秒級(jí)。這比有幾百微秒的鎖定時(shí)間的典型系統(tǒng)更能滿足要求,從而提高了鎖相環(huán)的鎖定速度。本設(shè)計(jì)采用CPLD進(jìn)行控制,CPLD芯片中XC95288XL最快工作時(shí)間為10ns,并且具有較多的宏單元,可以快速實(shí)現(xiàn)對(duì)ADF4108芯片的串口控制?;祛l器選用成都亞光的HSPK68C,壓控振蕩器選用十三所的HE832K1,輸入采用進(jìn)口的100MHz晶振,其相位噪聲可達(dá)-155dBc/Hz/kHz,100MHz的晶振經(jīng)過(guò)二功分后,一路信號(hào)給梳譜發(fā)生器倍頻使其產(chǎn)生C波段信號(hào),另外一路送ADF4108作為參考源頻率。該方案的具體電原理圖見(jiàn)圖4。
使用ADI公司提供的專門針對(duì)4000系列的鎖相環(huán)芯片的仿真軟件ADI SimPLL,可對(duì)ADF4108器件進(jìn)行仿真。該軟件本身提供有多種類型的環(huán)路濾波器,用戶可根據(jù)需要選擇濾波器,本設(shè)計(jì)為了不引入有源器件的電源噪聲,選用三階無(wú)源低通濾波器,輸入所選定的VCO特性參數(shù),這樣,軟件可自動(dòng)計(jì)算出環(huán)路的各個(gè)參數(shù)以及相位噪聲、鎖定時(shí)間等。圖6 是最終的仿真波形,由圖5 可見(jiàn)該方案設(shè)計(jì)的X波段頻率合成器在10GHz的輸出頻率上相位噪聲只有-105dBc/Hz/kHz,且入鎖時(shí)間只有2.5ms。
評(píng)論