Altera 精度可調(diào)DSP模塊贏得2011設(shè)計創(chuàng)意獎
Altera公司今天宣布,其精度可調(diào)數(shù)字信號處理(DSP)模塊體系結(jié)構(gòu)贏得DesignCon 2011半導(dǎo)體和IC類的設(shè)計創(chuàng)意獎。Altera的精度可調(diào)DSP模塊體系結(jié)構(gòu)之所以能夠得到設(shè)計創(chuàng)意獎的認(rèn)可,源自其FPGA內(nèi)置的高精度、高性能數(shù)字信號處理功能,高效的支持了各種精度級別。Altera的28-nm FPGA系列產(chǎn)品實現(xiàn)了這一獨特的體系結(jié)構(gòu),對于DSP算法設(shè)計人員而言,這幫助他們提高系統(tǒng)性能,降低功耗,減小在體系結(jié)構(gòu)上的限制。在美國加州圣克拉拉會議中心舉行的DesignCon 2011大會期間,Altera出席了這一慶祝典禮,并領(lǐng)取了2011設(shè)計創(chuàng)意獎。
本文引用地址:http://www.ex-cimer.com/article/117125.htm為滿足業(yè)界的高精度信號處理需求,Altera開發(fā)了業(yè)界第一款精度可調(diào)DSP模塊體系結(jié)構(gòu)。這一創(chuàng)新的體系結(jié)構(gòu)支持FPGA中的每一DSP模塊在編譯時被配置為三個9x9、兩個18x18,一個27x27或者18x36乘法器模式??梢允褂枚鄠€DSP模塊來實現(xiàn)精度更高的模式。這一體系結(jié)構(gòu)在每個模塊的基礎(chǔ)上,每一模塊支持各種精度,每個DSP模塊支持從低分辨率定點視頻到單精度浮點,直至使用較少外部邏輯的雙精度浮點。如果需要了解Altera精度可調(diào)DSP模塊體系結(jié)構(gòu)的詳細(xì)信息,閱讀體系結(jié)構(gòu)相關(guān)的白皮書或者觀看網(wǎng)播,請訪問www.altera.com/dsp-variable-precision。
設(shè)計創(chuàng)意獎始自2005年,主要頒發(fā)給最獨特和對業(yè)界最有益的技術(shù)、應(yīng)用、產(chǎn)品和服務(wù)等。根據(jù)創(chuàng)新性、獨創(chuàng)性、市場影響、客戶受益情況以及社會價值來提名設(shè)計創(chuàng)意獎候選名單。
Altera公司軟件、嵌入式和DSP市場資深總監(jiān)Chris Balough評論說:“精度可調(diào)DSP模塊體系結(jié)構(gòu)支持FPGA以更高效的方式滿足信號處理應(yīng)用的多種需求。我們在28-nm FPGA中實現(xiàn)了精度可調(diào)DSP模塊體系結(jié)構(gòu),它支持寬帶、高精度應(yīng)用,在對性能要求不高的應(yīng)用中,進(jìn)一步提高了硬件使用的性價比。贏得設(shè)計創(chuàng)意獎表明了我們的精度可調(diào)DSP模塊體系結(jié)構(gòu)對業(yè)界的重要性,清楚的展示了Altera DSP的領(lǐng)先地位。”
評論