<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Altera樹立新里程碑發(fā)布首款28nmFPGA開發(fā)套件

          Altera樹立新里程碑發(fā)布首款28nmFPGA開發(fā)套件

          —— 能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能
          作者: 時間:2011-09-08 來源:中電網 收藏

            公司日前宣布開始提供第一款帶有28-nm 的開發(fā)套件——Stratix V GX 信號完整性套件,在推動業(yè)界28-nm 發(fā)展方面樹立了新里程碑。這一全功能套件支持設計工程師加速高性能系統(tǒng)的設計和開發(fā),滿足了業(yè)界對提高帶寬的需求。Stratix V GX FPGA信號完整性開發(fā)套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。

          本文引用地址:http://www.ex-cimer.com/article/123404.htm

            Stratix V GX FPGA信號完整性開發(fā)套件采用高級均衡功能實現(xiàn)器件的高速串行收發(fā)器。用戶可以使用板上SMA以及包括Molex Impact和Amphenol XCede在內的流行背板連接器進行真實的系統(tǒng)分析。這些內置高速背板連接器用于評估定制背板性能以及鏈路BER。用戶還可以通過使用方便的用戶界面來產生并檢查偽隨機二進制序列(PRBS)碼型。

            LeCroy公司Bogatin企業(yè)信號完整性專家Eric Bogatin博士評論說:“為滿足當今高端通信系統(tǒng)日益增長的數(shù)據(jù)速率和帶寬需求,SERDES供應商加大了在硬件上的信號和電源完整性投入。的Stratix V收發(fā)器信號完整性開發(fā)套件為評估用戶應用的收發(fā)器性能提供理想的平臺,加速了新設計的開發(fā)。”

            利用Stratix V FPGA信號完整性開發(fā)套件,用戶可以驗證目前最流行協(xié)議標準的兼容性,包括10GbE、10GBASE-KR、PCI Express (PCIe) Gen1, Gen2和Gen3、Serial RapidIO、Gigabit Ethernet (GbE)、10 GbE XAUI、CEI-6G、CEI-11G、HD-SDI、Interlaken和光纖通道等。開發(fā)套件含有一塊基于Stratix V GX FPGA的開發(fā)板,Quartus® II軟件的一年許可,以及設計實例,還可以使用的MegaCore® IP庫,包括Nios II嵌入式設計套裝。



          關鍵詞: Altera FPGA

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();