<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 為您的轉(zhuǎn)換器選擇正確的時鐘(4)

          為您的轉(zhuǎn)換器選擇正確的時鐘(4)

          作者:Brad Brannon 時間:2011-09-23 來源:電子產(chǎn)品世界 收藏

            預(yù)計結(jié)果

          本文引用地址:http://www.ex-cimer.com/article/123865.htm

            正確設(shè)計適當(dāng)?shù)?a class="contentlabel" href="http://www.ex-cimer.com/news/listbylabel/label/時鐘">時鐘電路是比較困難的任務(wù)。但只要牢記本文涵蓋的各個方面,對實現(xiàn)成功的設(shè)計大有幫助??傊瑢拵г肼暠仨氝m合所需的信噪比性能,雜散必須適合所需的雜散輸出水平。許多SW(軟件)工具有助于成功的設(shè)計,包括ADIsimPLL[3]和ADIsimCLK[4]。這些工具可從參考文獻(xiàn)段落中提供的鏈接免費下載。

            圖21“典型電路”顯示的是典型的時鐘凈化、合成和分配網(wǎng)絡(luò)。該網(wǎng)絡(luò)旨在拾取不太干凈的輸入時鐘,例如網(wǎng)絡(luò)時鐘,消除大部分時鐘抖動并產(chǎn)生穩(wěn)定的基準(zhǔn)源,后者則可用于在此基礎(chǔ)上合成任何所需的數(shù)據(jù)轉(zhuǎn)換器時鐘。圖中未詳細(xì)顯示可用于合成本振和其他導(dǎo)出時鐘的額外PLL網(wǎng)絡(luò),但其設(shè)計方式類似。

            

           

            在典型應(yīng)用中,時鐘和合成器必須與外部來源同步。許多情況下,必須接受特定頻率范圍,例如表2“可能的基準(zhǔn)輸入頻率”所示。此外,這些外部基準(zhǔn)源一般會帶來相對大量的噪聲。為此,需要較窄的環(huán)路濾波器。由于該合成器的輸出是固定頻率,且需要較高性能,應(yīng)優(yōu)先選擇VCXO而不是VCO,以確保高性能和極低的輸出相位噪聲。在此示例中,選擇了Taitien的122.88 MHz VCXO。該應(yīng)用選擇了ADF4002 PLL。由于是固定頻率應(yīng)用,鎖定時間不是首要因素,因此窄環(huán)路濾波器有助于盡可能減少基準(zhǔn)源噪聲。對于此應(yīng)用,選擇了1 kHz環(huán)路濾波器,如圖22“時鐘凈化PLL”所示。



          關(guān)鍵詞: 時鐘 ADC DAC 201108

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();