<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > Altera Quartus II軟件11.1版

          Altera Quartus II軟件11.1版

          —— 支持Arria V和Cyclone V FPGA并提高效能
          作者: 時(shí)間:2011-11-09 來源:電子產(chǎn)品世界 收藏

            公司今天宣布推出軟件11.1版——在CPLD、FPGA和HardCopy ASIC設(shè)計(jì)方面,業(yè)界性能和效能最好的軟件。這一新版軟件擴(kuò)展了 28-nm FPGA支持,包括對(duì)Arria V和Cyclone V FPGA的編譯支持,還增強(qiáng)了對(duì)Stratix V FPGA的支持。 軟件11.1版增加了支持系統(tǒng)級(jí)調(diào)試工具——系統(tǒng)控制臺(tái)。系統(tǒng)控制臺(tái)提高了調(diào)試的抽象級(jí),能夠與Altera SignalTap  II嵌入式邏輯分析器等底層調(diào)試工具協(xié)同工作,從而大幅度縮短驗(yàn)證時(shí)間。

          本文引用地址:http://www.ex-cimer.com/article/125690.htm

            

           

            Altera軟件、DSP和IP市場(chǎng)總監(jiān)Alex Grbic評(píng)論說:“為Arria V和Cyclone V FPGA提供支持,設(shè)計(jì)人員滿足了多種應(yīng)用的性能要求,在28 nm實(shí)現(xiàn)了業(yè)界的最低功耗,同時(shí)降低系統(tǒng)成本。利用這一新版 軟件,用戶使用最新的系統(tǒng)級(jí)設(shè)計(jì)工具,能夠迅速設(shè)計(jì)、驗(yàn)證并調(diào)試其28-nm設(shè)計(jì)。”

            Quartus II 軟件11.1版提供對(duì)Arria V FPGA和Cyclone V FPGA的編譯支持。在中端應(yīng)用中,Arria V FPGA在功耗、性能和系統(tǒng)成本上達(dá)到均衡。在28-nm FPGA中,Cyclone V FPGA功耗最低,而且系統(tǒng)成本最低。這一版本軟件還提供對(duì)Altera高端28-nm Stratix V FPGA的更多支持,包括,對(duì)PCI Express PCIe Gen3的支持,以及DDR3/QDRII存儲(chǔ)器的比特流產(chǎn)生功能等。

            這種可配置的交互式系統(tǒng)控制臺(tái)工具含在Quartus II 軟件11.1版中,滿足多種系統(tǒng)調(diào)試需求。通過系統(tǒng)控制臺(tái),設(shè)計(jì)人員可以分析并解釋數(shù)據(jù),監(jiān)視系統(tǒng)在真實(shí)條件下的性能?;赥CL,設(shè)計(jì)人員使用系統(tǒng)控制臺(tái)可以在高級(jí)編程環(huán)境中迅速構(gòu)建驗(yàn)證腳本,或者定制圖形用戶界面,支持Qsys系統(tǒng)復(fù)雜的儀表測(cè)試和驗(yàn)證解決方案。這一工具用于設(shè)計(jì)的仿真、實(shí)驗(yàn)測(cè)試和開發(fā)階段,只需要很少的資源,減少硬件編譯步驟,提高設(shè)計(jì)人員的效能。

            Quartus II軟件11.1版的其他特性包括:

            · 收發(fā)器工具包——Quartus II軟件11.1版支持Stratix V FPGA收發(fā)器的片內(nèi)EyeQ信號(hào)質(zhì)量監(jiān)視功能,使用戶能夠分析后均衡收發(fā)器眼圖,獲得最佳信號(hào)質(zhì)量,降低BER。

            · Qsys增強(qiáng)功能——這一版本增加了對(duì)第三方仿真工具的擴(kuò)展支持,還包括對(duì)ARM AMBA AXI協(xié)議的初步支持。

            · SoC設(shè)計(jì)環(huán)境——Quartus II軟件11.1版包括初步的集成SoC設(shè)計(jì)環(huán)境,能夠與Altera SoC FPGA進(jìn)行硬件/軟件協(xié)同設(shè)計(jì),用戶能夠在處理器和FPGA開發(fā)中使用熟悉的工具和開發(fā)流程,加速設(shè)計(jì)過程,從而提高了效能。



          關(guān)鍵詞: Altera Quartus II

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();