<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          FPGA與ASIC

          作者: 時間:2011-12-14 來源:電子產(chǎn)品世界 收藏

             具有不同的價值主張,在作出選擇前必須仔細(xì)評估。兩種種技術(shù)對比。這里介紹了 的優(yōu)勢與劣勢:

          本文引用地址:http://www.ex-cimer.com/article/126977.htm

            

            

           

            過去 用于速度/復(fù)雜度/容量較低的設(shè)計,而當(dāng)今的 FPGA 則可以輕松突破 500 MHz 的性能障礙。FPGA 能夠以更低的價格實現(xiàn)無可比擬的邏輯密度增加和眾多其它特性(如嵌入式處理器、DSP 模塊、時鐘技術(shù)和高速串行),現(xiàn)已幾乎成為任何設(shè)計的首選。

            FPGA 和 的設(shè)計流程對比

            

           

            由于設(shè)計邏輯已綜合到通過驗證的定義好的 FPGA 器件上,這樣 FPGA 設(shè)計流程就避免了項目中既復(fù)雜又耗時的平面規(guī)劃、布局布線、時間分析以及掩碼/項目階段。

            然而,必要時,Xilinx 還能夠提供先進(jìn)的布局規(guī)劃、層次化設(shè)計和時序工具,使用戶能夠?qū)⒁笞羁量痰脑O(shè)計的性能最大化

          fpga相關(guān)文章:fpga是什么




          關(guān)鍵詞: 賽靈思 ASIC FPGA

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();