Zynq-7000 EPP 開啟創(chuàng)新新紀(jì)元
賽靈思Zynq-7000 可擴展式處理平臺將雙 ARM Cortex-A9 MPCore 處理器系統(tǒng)與可編程邏輯和硬 IP 外設(shè)緊密集成在一起,提供了頂級的靈活性、可配置性和性能。
本文引用地址:http://www.ex-cimer.com/article/127298.htm賽靈思剛剛推出了可擴展式處理平臺(EPP)系列的首款產(chǎn)品,這款革命性架構(gòu)將雙 ARM Cortex™-A9 MPCore 處理器與低功耗可編程邏輯和硬 IP 外設(shè)完美集成在同一個器件之上。在今年 3 月,賽靈思正式推出 Zynq-7000 EPP 系列的前四款器件。
采用 28 nm制造工藝, Zynq-7000嵌入式處理平臺系列的每款產(chǎn)品均采用有NEON及雙精度浮點引擎的雙核 ARM Cortex-A9 MPCore 處理系統(tǒng),該系統(tǒng)通過硬連線完成了包括L1,L2 緩存、存儲器控制器以及常用外設(shè)在內(nèi)的全面集成。(圖 1)。盡管 FPGA 廠商此前已推出過采用硬核和軟核處理器的器件,但 Zynq-7000 EPP 的獨特之處在于它由ARM處理器系統(tǒng)而非可編程邏輯元件來進行控制。也就是說,處理系統(tǒng)能夠在開機時引導(dǎo)(在 FPGA 邏輯之前)并運行各個獨立于可編程邏輯之外的操作系統(tǒng)。這樣設(shè)計人員就可對處理系統(tǒng)進行編程,根據(jù)需要來配置可編程邏輯。
利用這種方法,軟件編程模式將與全功能標(biāo)準(zhǔn) ARM 處理器片上系統(tǒng)(SoC)毫無二致。過去設(shè)計師需要對 FPGA 邏輯進行編程以運行板載處理器。那就意味著如果想要使用器件,那必須得是 FPGA 設(shè)計師。但現(xiàn)在使用 Zynq-7000 EPP,則完全不必?fù)?dān)心這一問題。
圖 1 —— 不同于以往在 FPGA 架構(gòu)中嵌入 MPU ,賽靈思全新 Zynq-7000 EPP 系列使用 ARM 處理器而非可編程邏輯來進行控制。
圖中文字:
評論