<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于Nexys 3開發(fā)板的堆棧處理器的測(cè)試

          基于Nexys 3開發(fā)板的堆棧處理器的測(cè)試

          作者:儲(chǔ)昭賢,施慧彬 時(shí)間:2012-02-09 來源:電子產(chǎn)品世界 收藏

            前言

          本文引用地址:http://www.ex-cimer.com/article/128725.htm

            堆棧處理器是一種專門面向控制領(lǐng)域的處理器,其所有執(zhí)行過程均依賴于兩個(gè)硬件支持的堆棧:執(zhí)行數(shù)學(xué)表達(dá)式的數(shù)據(jù)堆棧(Data Stack)和保存子程序返回地址的返回堆棧(Return Stack),而不是大量的通用寄存器。堆棧處理器的特征使其相比較于RISC和CISC等通用寄存器處理器,更加適合應(yīng)用于實(shí)時(shí)控制領(lǐng)域。本文在上述背景下,介紹了一個(gè)堆棧處理器的,給出了其在Digilent公司的Nexys 3開發(fā)板上的實(shí)現(xiàn)結(jié)果,以及使用ModelSim SE 6.5C仿真測(cè)試的結(jié)果。

            堆棧處理器簡(jiǎn)介

            圖1給出了堆棧處理器的結(jié)構(gòu)框圖。從圖中可以看出,本文的堆棧處理器IP核包含兩個(gè)堆棧,一個(gè)是支持?jǐn)?shù)據(jù)運(yùn)算的數(shù)據(jù)堆棧,該堆棧由三個(gè)棧頂緩沖寄存器T、N1、N2以及一個(gè)深度為8的循環(huán)緩沖組成;另外一個(gè)是支持程序調(diào)用的返回堆棧,該堆棧由棧頂寄存器R以及一個(gè)深度為8的循環(huán)緩沖組成。處理器還包含一個(gè)程序計(jì)數(shù)器PC、一個(gè)指令寄存器I和一個(gè)地址寄存器A。數(shù)據(jù)運(yùn)算則由ALU模塊執(zhí)行。處理器的所有操作都在有限狀態(tài)機(jī)FSM控制下完成。

           

          linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


          關(guān)鍵詞: 嵌入式 IP核

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();