具有抗混疊濾波器和184.32 MSPS采樣速率的高性能65 MHZ帶寬四通道中頻接收機(jī)
濾波器和接口設(shè)計(jì)程序
本文引用地址:http://www.ex-cimer.com/article/131809.htm本節(jié)介紹放大器/ADC與濾波器接口設(shè)計(jì)的常用方法。為了實(shí)現(xiàn)最佳性能(帶寬、SNR、SFDR等),放大器和ADC應(yīng)對一般電路形成某些設(shè)計(jì)限制:
放大器應(yīng)參考數(shù)據(jù)手冊推薦的正確直流負(fù)載,以獲得最佳性能。
放大器與濾波器的負(fù)載間必須使用正確數(shù)量的串聯(lián)電阻。這是為了防止通帶內(nèi)的不良信號尖峰。
ADC的輸入應(yīng)通過外部并聯(lián)電阻降低,并使用正確串聯(lián)電阻將ADC與濾波器隔離開。此串聯(lián)電阻也會減少信號尖峰。
此設(shè)計(jì)方法傾向于利用大多數(shù)高速ADC的相對較高輸入阻抗和驅(qū)動源的相對較低阻抗,將濾波器的插入損耗降至最低。
設(shè)計(jì)程序的詳情請參見電路筆記 CN-0227 和 CN-0238。
評論