FLIR借助HDL代碼生成技術(shù)加速熱成像FPGA的開(kāi)發(fā)
MathWorks 于本日宣布,F(xiàn)LIR Systems 通過(guò)使用 MATLAB 和 HDL Coder,將熱成像 FPGA 開(kāi)發(fā)過(guò)程中從概念的形成到構(gòu)建可在現(xiàn)場(chǎng)測(cè)試的原型的時(shí)間縮短了 60%。通過(guò)使用 MATLAB 來(lái)設(shè)計(jì)、仿真和評(píng)估算法,并使用 HDL Coder 在 FPGA 上快速實(shí)現(xiàn)最佳算法,F(xiàn)LIR 成功加快了開(kāi)發(fā)進(jìn)程,僅用數(shù)小時(shí)便強(qiáng)化原有功能并將代碼重新用于原型設(shè)計(jì)和生產(chǎn),而不必耗費(fèi)數(shù)周的時(shí)間。
本文引用地址:http://www.ex-cimer.com/article/136526.htm借助 MATLAB 和 HDL Coder,F(xiàn)LIR 的算法工程師可以自行生成 FPGA 原型,無(wú)需為可能并不完全了解相應(yīng)算法的硬件工程師提供書(shū)面說(shuō)明文檔。這種新的熱成像算法開(kāi)發(fā)工作流程還可消除將算法手動(dòng)轉(zhuǎn)換成 HDL 的過(guò)程中容易出錯(cuò)的步驟,使開(kāi)發(fā)人員有更多的時(shí)間來(lái)更多地嘗試設(shè)計(jì)迭代。這樣,F(xiàn)LIR 算法工程師就能夠探索各種不同的設(shè)計(jì)方案,從而對(duì)最終原型充滿信心,并將代碼重新用于生產(chǎn)。
FLIR Systems 的圖像處理技術(shù)經(jīng)理 Nicholas Hogasten 表示:“借助 MATLAB 和 HDL Coder,我們能夠更快地對(duì)市場(chǎng)需求做出響應(yīng)?,F(xiàn)在我們之所以能夠坦然應(yīng)對(duì)各種變局,原因在于我們可在數(shù)周內(nèi)將新的創(chuàng)意引入具有實(shí)時(shí)性能的硬件原型上。工程設(shè)計(jì)過(guò)程有了更多樂(lè)趣,工作滿意度和客戶滿意度也因此得到提升。”
MathWorks 的 HDL 技術(shù)市場(chǎng)經(jīng)理 Sudhir Sharma 指出:“為了快速準(zhǔn)確地開(kāi)發(fā) FPGA,算法工程師們需要一個(gè)有利的環(huán)境來(lái)促成從理念到實(shí)現(xiàn)的迭代設(shè)計(jì)過(guò)程。現(xiàn)在,借助 HDL Coder,算法工程師們只需遵循由按鈕構(gòu)成的工作流程,即可在 FPGA 上對(duì)其 MATLAB 和 Simulink 算法進(jìn)行原型設(shè)計(jì)和驗(yàn)證。”
有關(guān) FLIR Systems 采用 MATLAB 和 HDL Coder 的詳情,請(qǐng)參看用戶案例“FLIR 加快熱成像 FPGA 的開(kāi)發(fā)”?! ?/p>
圖注: 原始圖像(頂端)和應(yīng)用濾波器(通過(guò) HDL Coder 開(kāi)發(fā)而得)后的圖像(底端)
評(píng)論