<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于雙DSP硬件架構(gòu)的固態(tài)開關(guān)控制系統(tǒng)設(shè)計

          基于雙DSP硬件架構(gòu)的固態(tài)開關(guān)控制系統(tǒng)設(shè)計

          作者: 時間:2013-02-18 來源:網(wǎng)絡(luò) 收藏

          4.3 協(xié)DSP主要功能
          協(xié)DSP的主要功能是實現(xiàn)算法,算法流程如圖3b所示。其重點在于帶阻濾波器和低通濾波器的設(shè)計。根據(jù)系統(tǒng)仿真結(jié)果設(shè)置帶阻濾波器中心頻率為100 Hz,低通濾波器截止頻率為40 Hz,采樣頻率為12.8 kHz。數(shù)字濾波器采用32位2階IIR數(shù)字濾波器軟件模塊,實際運行取得了理想的濾波效果。在150 MHz系統(tǒng)主頻運行條件下,實測單相算法運行時間2.44μs,小于信號采樣間隔(78μs,12.8 kHz),滿足系統(tǒng)運行時間需求。
          4.4 電流過流信號處理及FPGA主要功能
          系統(tǒng)相電流需經(jīng)模擬信號調(diào)理模塊和邏輯處理模塊產(chǎn)生過流報警信號。其信號處理流程如圖7所示。系統(tǒng)通過模擬信號調(diào)理板及FPGA將電流交流信號轉(zhuǎn)換為過流報警開關(guān)信號。FPGA主要功能包括雙口RAM、鎖相環(huán)保護、過流信號調(diào)理、輸出信號故障鎖存等。

          本文引用地址:http://www.ex-cimer.com/article/148106.htm

          g.jpg



          5 實驗結(jié)果
          為驗證所述控制平臺的可行性及控制算法的正確性,開發(fā)了三相380 V/6 kW SSTS實驗裝置。實驗結(jié)果如圖8所示。在所示電壓跌落類型中,最長電壓跌落檢測時間為6.8 ms。系統(tǒng)發(fā)生三相斷線故障時,系統(tǒng)切換過程見圖9。檢測時間為5.9 ms,切換時間為7.2 ms。

          h.jpg

          i.jpg



          6 結(jié)論
          基于雙DSP硬件架構(gòu)的電力電子設(shè)備控制系統(tǒng)能夠有效提高控制系統(tǒng)的響應(yīng)速度、數(shù)據(jù)處理能力以及外部接口可擴展性,控制方便靈活,有較高的可靠性和實時性。


          上一頁 1 2 3 4 下一頁

          評論


          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();