一種應用于UHF讀寫器的數(shù)字跳頻技術
摘要:針對超高頻(UHF)讀卡器在實際應用中容易出現(xiàn)盲區(qū)而無法順利讀取標簽的情況,提出了應用于UHF讀寫器的數(shù)字跳頻技術方案。通過上位機軟件發(fā)送數(shù)字跳頻參數(shù)給FPGA,F(xiàn)PGA根據(jù)得到的參數(shù)對集成鎖相環(huán)芯片Si4133、功率放大器RF2173及外設進行配置,得到數(shù)字跳頻的栽波信號。測試結(jié)果證明,該方案應用于UHF讀卡器項目中,能順利讀到標簽。
關鍵詞:UHF讀寫器;RFID;數(shù)字跳頻;頻率合成
引言
RFID技術的發(fā)展為物聯(lián)網(wǎng)的廣泛應用提供了技術支持,超高頻(UHF)讀寫器憑借讀取距離遠、速度快的特點,未來必將在各個行業(yè)得到廣泛的應用。目前,國內(nèi)的大部分UHF讀寫器都是基于單頻點或者頻帶較窄,在讀取標簽的過程中容易出現(xiàn)盲區(qū),導致無法順利讀取標簽。
本文提出了一種基于FPGA的數(shù)字跳頻技術,通過上位機設置中心頻點和跳頻步進,利用FPGA對集成鎖相環(huán)芯片進行配置,得到期望的頻率,實現(xiàn)跳頻讀取標簽,從而解決了實際情況中的盲區(qū)問題。
1 總體框架
UHF讀寫器總體設計框圖如圖1所示。主控芯片采用Altera公司的Cyclone III系列FPGA芯片EP3C25Q240C8。該芯片有24 624個LE、149個用戶I/O口、608 256位存儲器、4個鎖相環(huán);外部接口多,資源豐富,非常適合在早期研發(fā)階段擴展各種功能。
FPGA外擴512MB SRAM和64 MB NOR Flash存儲器,能夠?qū)崿F(xiàn)SOPC設計、操作系統(tǒng)移植、讀寫器擴展的功能(比如網(wǎng)絡接入能力);有USB外設,方便數(shù)據(jù)的USB傳輸;利用串口轉(zhuǎn)USB芯片CP2102,可方便上位機軟件實現(xiàn)對硬件的配置參數(shù)進行控制。
FPGA從上位機發(fā)送的命令碼中解碼出各種配置參數(shù),完成射頻發(fā)射電路中Si4133中心頻率以及跳頻步進的設置,對功率放大器芯片RF21 73的工作模式進行選擇,實現(xiàn)EPC GEN2協(xié)議規(guī)定的與標簽交互命令的PIE編碼和FM0,Miller 2、4、8解碼,將讀取到的標簽EPC通過串口發(fā)送給上位機軟件,實現(xiàn)人機交互。
2 鎖相環(huán)芯片Si4133工作原理
Si4133是Silicon Laboratories公司推出的一款應用于GSM和GPRS無線通信的芯片,內(nèi)部含有集成壓控振蕩器的多邊帶射頻頻率合成器。其內(nèi)部框圖如圖2所示。
pa相關文章:pa是什么
鎖相環(huán)相關文章:鎖相環(huán)原理 鎖相放大器相關文章:鎖相放大器原理
評論