基于S3C2440的LED背光源節(jié)電系統(tǒng)設(shè)計方案
引言
本文引用地址:http://www.ex-cimer.com/article/148339.htm節(jié)能環(huán)保技術(shù)是當(dāng)前世界所關(guān)注的焦點,在液晶顯示模組中,背光源的功耗最高可占總功耗的50%以上。尤其在10in 以下顯示產(chǎn)品如手機、PDA、MP3 等便攜式設(shè)備中,基本采用電池供電,功耗問題尤為突出。為有效降低液晶顯示器背光源的亮度,以達到節(jié)電目的,本文在ARM 開發(fā)平臺上實現(xiàn)了一種基于直方圖變換的背光源調(diào)光方法,實驗證明,本文提出的方法在失真度為5%的情況下可實現(xiàn)背光節(jié)電約35%.
1 背光源調(diào)光方案
以TFT 液晶面板結(jié)構(gòu)為例,包括背光、偏光片、液晶陣列、彩色濾光片等部分,人眼所感知的顯示圖像為上述各部分的綜合效果。假設(shè)背光亮度歸一化后設(shè)為b(為[0,1]區(qū)間實數(shù)),0 對應(yīng)于背光關(guān)閉情況,1 對應(yīng)于背光發(fā)光亮度最大情況。若光源為LED,則b 的調(diào)節(jié)可包括電流脈寬調(diào)制、電流幅度調(diào)節(jié)等方法。
假設(shè)以圖像為8bit 灰度圖進行討論,f(x,y)表示圖像中某點(x,y)的灰度值,x、y 為該點坐標(biāo)。則該點位置的液晶透過率可表示為:
t (x,y)=f(x,y)/255 (1)
該圖像點可被觀測到的亮度L(x,y)為背光源發(fā)光和液晶透過率的綜合效果,可表示為背光亮度b和液晶透過率t (x,y)的近似線性組合:
L(x,y) =b·t (x,y) =b·f(x,y)/255 (2)
根據(jù)視覺光效一致性的要求,必須尋找一種方法使像素灰度值在增大(以補償背光b 變小)的時候盡量不飽和。為達到這個目的,本文首先將圖像灰度值范圍先限制在一定區(qū)間,然后再對直方圖進行拉伸,以實現(xiàn)像素灰度值的增大。圖像直方圖由門限fgl 和fgh 進行裁剪,使圖像中的某些點被鉗位于fgl 和fgh,該圖像的灰度區(qū)間限制于[fgl,fgh],背光源調(diào)光問題轉(zhuǎn)化為這幅直方圖經(jīng)過裁剪的圖像應(yīng)當(dāng)如何進行調(diào)整,使得它的背光能盡量降低亮度。
顯然對固定的失真度,fgl 和fgh 可以有多種取值,這里取值方式應(yīng)滿足公式(3):
min (fgh- fgl ) (3)
這樣處理的目的是將圖像灰度區(qū)間限制在一個最小范圍內(nèi)。
公式(3)實現(xiàn)后,下一步對直方圖進行線性搬移,使灰度整體向暗區(qū)域移動fgl.這樣圖像灰度區(qū)域由[0,255]區(qū)間內(nèi)的原分布,被壓縮在[0,fgh- fgl]區(qū)間。
假設(shè)背光變暗,此時應(yīng)對圖像進行灰度拉伸,以彌補背光導(dǎo)致的亮度損失。若采取線性拉伸方法,顯然拉伸的最大倍數(shù)為255/(fgh- fgl),此時像素灰度不會飽和,則背光亮度可由1 降低為(fgh- fgl)/255.根據(jù)公式(2),經(jīng)過處理后的圖像在背光調(diào)節(jié)前后視覺效果不變。
2 硬件和軟件實現(xiàn)方案
本實驗采用mini2440 開發(fā)板進行驗證,mini2440是一款低價實用的ARM9 開發(fā)板,處理器為三星S3C2440(ARM920T,最高主頻可達532MHz)。液晶屏支持黑白、4 級灰度、16 級灰度、256 色、4,096 色STN 液晶顯示,尺寸從3.5~12.1in,屏幕分辨率可以達到1,024×768 像素,實驗采用了3.5in LED 背光TFT液晶屏。
實驗中根據(jù)圖像算法計算圖像的灰度值,通過對顯示圖像的直方圖進行裁剪,使之限定在一定范圍內(nèi),其后進行直方圖拉伸,再由計算公式(fgh- fgl)/255 計算出背光源的顯示亮度,并控制背光源脈寬調(diào)制輸出脈沖的占空比,實現(xiàn)背光源LED 的亮度調(diào)節(jié)。硬件框圖如圖1 所示。
2.1 LED 背光源驅(qū)動設(shè)計
設(shè)計采用恒流型LED 驅(qū)動,輸出電流穩(wěn)定,保證了背光LED 的亮度恒定,方便通過更改相關(guān)的外圍電阻來確定輸出電流的大小,并具有高靈敏度的開關(guān)控制功能,能實現(xiàn)通過PWM 來控制LED 的亮度。
AMC7140 是大功率的LED 恒流驅(qū)動芯片,寬電壓輸入DC 范圍為5~50V, 輸出電流最大達700mA, 適合驅(qū)動1W、3W、5W 的LED 燈,TO- 252- 5L 封裝,帶PWM CONTROL 端(OE 引腳)。如圖2 所示是AMC7140 的引腳圖,其中引腳1 是電源輸入;引腳2 是輸出電流的控制端,通過一個高精度的電阻Rset 接地實現(xiàn)對電流的控制,電流Iset=1.2V/Rset,輸出電流Iout=500×Iset;引腳3 接地;引腳4 是PWM 控制端,高電平有效;引腳5 是輸出端。AMC7140 的應(yīng)用電路如圖3 所示。
2.2 基于S3C2440 的PWM 控制的實現(xiàn)
S3C2440 有5 個16bit 定時器。定時器0、1、2、3 有脈寬調(diào)制功能(PWM);定時器4 是內(nèi)部定時器,沒有輸出引腳;定時器0 有死區(qū)發(fā)生器,常用于大電流設(shè)備中;定時器0、1 共用一個8bit 預(yù)脈沖分頻器,定時器2、3、4 共用另外一個。每個定時器都有一個時鐘分頻器,它可以產(chǎn)生5 種分頻信號(1/2、1/4、1/8、1/16 和TCLK)。每個定時器模塊從自己的時鐘分頻器獲取時鐘信號,時鐘分頻器從相應(yīng)的8bit 預(yù)脈沖分頻器中獲取時鐘。這個8bit 預(yù)脈沖分頻器是可編程的,并依據(jù)TCFG0 和TCFG1 寄存器中的值對PCLK進行分頻。定時器被使能之后,定時器計數(shù)緩沖寄存器(TCNTBn)中的初始值就被加載到遞減計數(shù)器中, 定時器比較緩沖寄存器(TCMPBn) 中的初始值就被加載到比較寄存器中,以便與遞減計數(shù)器的值進行比較。這種TCNTBn 和TCMPBn 的雙緩沖特點使得定時器在頻率和占空比變化時輸出的信號更加穩(wěn)定。每個定時器都有一個自己的時鐘驅(qū)動的16bit 遞減計數(shù)器,當(dāng)計數(shù)器減到0 時,產(chǎn)生一個定時器中斷請求,以通知CPU 定時器操作完成,同時定時器計數(shù)緩沖寄存器的值被再次自動加載到遞減計數(shù)器繼續(xù)下次操作。然而,如果在正常模式下清除定時器TCONn 的使能位,TCNTBn的值將不再加載進計數(shù)器,TCNTBn 的值常用于PWM.當(dāng)遞減計數(shù)器的值等于比較寄存器的值,定時器控制邏輯改變輸出電平,因此,比較寄存器決定了PWM 輸出的開啟和關(guān)閉。
設(shè)置一個定時器,首先初始化TCNTBn 和TCMPBn,在初始化定時器時,主要設(shè)定以下幾個寄存器(以定時器0 為例):
分頻器相關(guān)文章:分頻器原理
評論