基于FPGA處理器的數(shù)字光端機(jī)系統(tǒng)簡介
3 并串轉(zhuǎn)換控制模塊
系統(tǒng)主控核心FPGA對數(shù)字化的視頻、語音信號進(jìn)行時分復(fù)用后,將視頻語音混合信號送給并串轉(zhuǎn)換器。并串轉(zhuǎn)換模塊主要實(shí)現(xiàn)對并串轉(zhuǎn)換器的時序控制,使能控制和數(shù)據(jù)輸入控制。此處的部分程序如下所示。
moduleSnControl (clk_in,fpga_data,sn_clk,sn_data,sncontrol);
input clk_in;
input [0:9]fpga_data;
output [0:9]sn_data;
output sn_clk,sncontrol;
reg sn_clk,sncontrol;
reg [0:9]sn_data;
always@(posedgeclk_in)
begin
sn_clk<=sn_clk;
end
always
begin
sncontrol<=1;
end
always@(posedgesn_clk)
begin
sn_data<=fpga_data;
end
endmodule
其中,clk_in是FPGA系統(tǒng)時鐘,信號sn_clk是并串轉(zhuǎn)換器的轉(zhuǎn)換時鐘;信號fpga_data是FPGA對視頻、語音時分復(fù)用編碼后的數(shù)據(jù);信號sn_data是并串轉(zhuǎn)換器的輸入數(shù)據(jù);信號sncontrol是并串轉(zhuǎn)換器的編碼使能時鐘。
4 D/A控制模塊
D/A控制模塊主要用來控制AD9708,對來自串并轉(zhuǎn)換后的數(shù)據(jù),F(xiàn)PGA首先進(jìn)行時分解復(fù)用,然后將視頻信號部分發(fā)送給AD9708,同時配合DAC的轉(zhuǎn)換時鐘,該時鐘信號是通過并串轉(zhuǎn)換器恢復(fù)出來的發(fā)射端系統(tǒng)的發(fā)射時鐘。
結(jié)語
此套數(shù)字式光端機(jī)系統(tǒng),實(shí)現(xiàn)了各個監(jiān)控點(diǎn)和總監(jiān)控室的信號遠(yuǎn)程傳輸。各監(jiān)控點(diǎn)的攝像頭傳回視頻信號,總監(jiān)控室通過485數(shù)據(jù)接口線對各個攝像頭進(jìn)行遠(yuǎn)程控制。遠(yuǎn)程兩端之間還可以進(jìn)行話音通信。具有一定的使用價值和工程意義。本文引用地址:http://www.ex-cimer.com/article/148423.htm
評論