基于DSP的PC加密卡沒(méi)計(jì)方案
本文設(shè)計(jì)的PC加密卡,對(duì)接口芯片PCI9054的理解,涉及到產(chǎn)品的成敗,下面對(duì)PCI9054的結(jié)構(gòu)和功能進(jìn)行簡(jiǎn)要的介紹。
PCI9054是美國(guó)PLX公司生產(chǎn)的一種功能強(qiáng)、靈活性大,并且符合PCI V2.2規(guī)范的32位33 MHz總線(xiàn)接口控制器,它的出現(xiàn)使原本復(fù)雜化的PIC接口應(yīng)用設(shè)計(jì)變得簡(jiǎn)單明了,成為目前使用最廣泛的PCI接口芯片之一,能夠輕松實(shí)現(xiàn)TMS320C54x系列DSP的HPI接口與PCI總線(xiàn)之間的無(wú)縫連接。作為PCI目標(biāo)設(shè)備,其傳輸速率最高可達(dá)132 MB/s。圖2顯示了PCI9054的內(nèi)部結(jié)構(gòu)框圖。
從整體看,PCI9054共提供了三個(gè)對(duì)外接口:PCI總線(xiàn)接口、LLOCAL總線(xiàn)接口和E2PROM接口。PCI9054可看做是一種“橋接”芯片,完成DSP與PC之間數(shù)據(jù)和信息傳遞。另外,PCI9054具有可選的串行E2PROM接口,用來(lái)存放配置信息,完成啟動(dòng)時(shí)9054板卡的“熱插拔”功能。
PCI9054內(nèi)部有6個(gè)FIFO,分別作為三種數(shù)據(jù)傳輸模式的讀/寫(xiě)數(shù)據(jù)通道,這些FIFO最主要的作用是使LOCAL總線(xiàn)與PCI總線(xiàn)的操作相互獨(dú)立完成,以及使PCI9054擁有零等待突發(fā)傳輸?shù)哪芰ΑR彩菍?shí)現(xiàn)PCI9054同步的LOCAL總線(xiàn)與C54x異步的HPI接口之間信號(hào)邏輯轉(zhuǎn)換的必備元素。LOCAL總線(xiàn)工作速率最高可達(dá)50MHz。
4.1 PCI9054配置寄存器
PCI9054有5個(gè)內(nèi)部寄存器:PCI配置寄存器、本地配置寄存器、運(yùn)行寄存器、DMA寄存器組、消息隊(duì)列寄存器等,是非常繁瑣和復(fù)雜的。要想成功完成PCI9054的控制,就需要很好地理解與控制一些關(guān)鍵的寄存器。圖3為PCI9O54配置寄存器的信息。
PCI9054提供了一個(gè)256 B支持即插即用功能的兼容PCI標(biāo)準(zhǔn)配置空間。PCI9054的配置寄存器配置的讀取和寫(xiě)入,通常通過(guò)BIOS支持的PCI總線(xiàn)的中斷調(diào)用來(lái)實(shí)現(xiàn)。BIOS中斷調(diào)用,獲取總線(xiàn)和單元號(hào),進(jìn)行配置的讀寫(xiě);配置HPI CSR的基址寄存器,以訪(fǎng)問(wèn)HPICSR的地址;配置控制空間基地址寄存器,配置命令寄存器生產(chǎn)相應(yīng)對(duì)的PCI周期。
4.2 PCI9054與DSP之間的傳輸過(guò)程
當(dāng)PCI9054配置成功后,便可通過(guò)DSP芯片的HPI接口進(jìn)行PC與DSP之間的數(shù)據(jù)傳輸。步驟如下:首先清除HPI的復(fù)位寄存器,PCI9054解析由PCI總線(xiàn)傳來(lái)的新地址匹配控制空間寄存器的值,選取將要通信的DSP芯片。接著主機(jī)發(fā)起HPI控制寄存器的BOB和HWOB位,選擇正確的字節(jié)定位,主機(jī)加載HPI地址寄存器,DSP便完成了一次完整的HPI存儲(chǔ)器的訪(fǎng)問(wèn),數(shù)據(jù)被放置在HPI數(shù)據(jù)寄存器里,最后主機(jī)從HPI數(shù)據(jù)寄存器里讀寫(xiě)數(shù)據(jù)。由此便完成了PC與DSP之間數(shù)據(jù)的傳輸。
5 結(jié)語(yǔ)
本文介紹了一種新型基于DSP技術(shù)上的PC加密卡沒(méi)計(jì)方案及原理,具有成本低、性能高、操作簡(jiǎn)便等特點(diǎn),是抵抗網(wǎng)絡(luò)信息危險(xiǎn)與黑客竊密的有力武器,由于其各方面性?xún)r(jià)比的優(yōu)勢(shì),適用于個(gè)人、企業(yè)、軍隊(duì)等廣泛領(lǐng)域,是保證信息安全必不可少的元素,具有廣闊的應(yīng)用前景。
加速度計(jì)相關(guān)文章:加速度計(jì)原理
評(píng)論