<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA協(xié)處理的無線子系統(tǒng)分析

          基于FPGA協(xié)處理的無線子系統(tǒng)分析

          作者: 時間:2012-05-12 來源:網(wǎng)絡(luò) 收藏

          Xilinx致力于開發(fā)行業(yè)領(lǐng)先的工具和體系,能夠在比HDL工具(如MATLAB模型和C代碼)所能提供的更高的抽象層上實現(xiàn)高效的解決方案。利用Xilinx專門用于DSP的系統(tǒng)生成開發(fā)工具和AccelDSP綜合工具,可以盡可能無縫實現(xiàn)從算法到硅片的鏈接。

          本文引用地址:http://www.ex-cimer.com/article/149085.htm

          目前有一個日益重要的工具提供商團隊,其產(chǎn)品通過C/C++到邏輯門的設(shè)計流程把開發(fā)提升到電級(ESL)。ESL設(shè)計工具的目的是提供一種完備的系統(tǒng)級方法,以便生成和集成硬件加速功能以及控制這些功能的器的控制代碼。

          沒有哪一種高級語言或軟件工具能適合當(dāng)今復(fù)雜系統(tǒng)中所見的所有不同單元。語言和設(shè)計流程的選擇取決于客戶,有時取決于具體的工程師。因此,Xilinx開發(fā)了一套齊全的集成功能,以滿足客戶需求并提供最佳設(shè)計環(huán)境(見圖3)。

          圖3:系統(tǒng)級到 設(shè)計流程

          本文小結(jié)

          另外,Xilinx正在斥巨資提供一套功能廣泛的高價值IP、電路板和參考設(shè)計,以涵蓋射頻卡和基帶應(yīng)用中的許多關(guān)鍵部分,其中包括FFT/iFFT、調(diào)制、數(shù)字上下變頻和波峰系數(shù)的降低電路等。

          這一重點舉措的一個例子是開發(fā)針對特定標(biāo)準(zhǔn)和架構(gòu)優(yōu)化的行業(yè)領(lǐng)先的高性能FEC功能,如Turbo編碼器和解碼器。正如我們在3GLTE延遲和Turbo解碼器流量要求時所示,F(xiàn)EC功能的硬件加速及其對系統(tǒng)架構(gòu)的作用在現(xiàn)代設(shè)備設(shè)計中是日漸緊要的當(dāng)務(wù)之需。

          雖然一些專家級DSP器陸續(xù)以嵌入式模塊的形式集成這類功能,但是,從制訂出符合新標(biāo)準(zhǔn)的FEC功能參數(shù)到形成嵌入式加速模塊出現(xiàn)在硅片中,通常需要好幾個月。一旦實現(xiàn)了嵌入,也還會有遺留的難題,偶爾還會有嵌入式模塊中的功能并非都能按要求工作的局面出現(xiàn)。同時,標(biāo)準(zhǔn)演化迅速,現(xiàn)標(biāo)準(zhǔn)中不時納入一些固定嵌入式模塊不能支持的新要求。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();