HSP50415在數(shù)字上變頻應(yīng)用研究
2.2 HSP50415的特點(diǎn)
本文引用地址:http://www.ex-cimer.com/article/150136.htmHSP50415是一個(gè)功能強(qiáng)大的可編程調(diào)制器,編程十分靈活,信號(hào)的極性可以通過(guò)編程來(lái)改變,內(nèi)部集成了高速D/A轉(zhuǎn)換器,性?xún)r(jià)比較高。HSP50415具有功耗低、 精度高、可靠性強(qiáng)等優(yōu)點(diǎn),其主要性能參數(shù)如下:
●最高輸出采樣率達(dá)100MHz?最高輸入數(shù)據(jù)率達(dá)25MHz。
●編程載波NCO和符號(hào)NCO均為32位,精度高。
●x/sinx滾降補(bǔ)償。
●每路有四片64×72位的FIR濾波器,其系數(shù)RAM可由Intersil公司提供的軟件來(lái)產(chǎn)生。
●成形濾波器的內(nèi)插率可編程設(shè)置,達(dá)24個(gè)符號(hào)間隔,半帶濾波器和內(nèi)插濾波器的系數(shù)是固定的。
●數(shù)字信號(hào)處理能力大于70dB(SFDR)。
●14位數(shù)字輸出或雙路12位D/A模擬輸出,D/A處理能力大于50dB。微處理器端口有18個(gè)控制寄存器,可方便地控制256×32位FIFO及其深度、成形濾波器的階數(shù)、增益調(diào)整、符號(hào)速率、載波頻率及是否旁路某些模塊等。
2.3 HSP50415的主要管腳功能:
CLK: 系統(tǒng)時(shí)鐘
SYSCLK/2: 系統(tǒng)內(nèi)部時(shí)鐘
DIN15:0>: 數(shù)據(jù)總線(xiàn)
CDATA7:0>: 微處理器數(shù)據(jù)總線(xiàn)
RD: 微處理器讀
WR: 微處理器寫(xiě)
ADDR2:0>: 微處理器地址總線(xiàn)
Iout13:0>,Qout13:0>: 數(shù)字輸出
IOUTA,IOUTB,QOUTA,QOUTB: 模擬輸出
2*SYMCLK: 采樣時(shí)鐘的2倍
REFCLK: 參考時(shí)鐘
DATACLK: 異步數(shù)據(jù)時(shí)鐘
TXEN: 猝發(fā)模式選通信號(hào)
ISTRB: 路數(shù)據(jù)選通信號(hào)
INTREQ: 中斷請(qǐng)求信號(hào)
FEMPT,FOVER,FFULL: FIFO電平監(jiān)控信號(hào)
LOCKDET: 數(shù)字鎖相環(huán)的狀態(tài)標(biāo)志
ICOMP,QCOMP: 為減小串音提供的補(bǔ)償信號(hào)
REFLO: 內(nèi)部參考選擇
REFIO: 外部參考電壓輸入
FSADJ: 滿(mǎn)量程電流調(diào)整
2.4 HSP50415的初始化及參數(shù)設(shè)置
HSP50415的初始化包括兩部分,一是對(duì)控制寄存器的初始化,二是對(duì)成形濾波器系數(shù)RAM及星座映射器RAM的初始化。HSP50415總共有18個(gè)寄存器,通過(guò)對(duì)這些控制寄存器的訪(fǎng)問(wèn),可以方便地控制256×32位FIFO及其深度、成形濾波器的階數(shù)、增益調(diào)整、符號(hào)速率、載波頻率以及是否旁路某些模塊等,從而便于進(jìn)行硬件調(diào)試。系數(shù)和控制字的值可以使用Intersil公司網(wǎng)站提供的可執(zhí)行文件sim415.exe和modulator.exe方便地產(chǎn)生。圖4表示將值為AABBCCDD的控制字送入地址為0C的控制寄存器的時(shí)序。
HSP50415的參數(shù)可由下面的公式確定:
符號(hào)率NCO=(symbolrate/Fsout)×232
載波NCO=(carrierFrequency/Fsout)×232
評(píng)論