基于EP9312的金融嵌入式系統(tǒng)實(shí)現(xiàn)方案
EP9312已經(jīng)集成了嵌入式系統(tǒng)所需的許多功能,為了使本設(shè)計(jì)滿足金融稅務(wù)類產(chǎn)品的要求,還增加了如下硬件:SuperI/0器件(包含2個(gè)UART、1個(gè)并口、2個(gè)PS/2接口控制器)、網(wǎng)絡(luò)PHY接口器件、接口電平轉(zhuǎn)換器、Flash、SDRAM等。PCB板采用4層板,表層為信號(hào)層,其中的電源線路層和地線層深埋在主板的內(nèi)層,不易受到電源雜波的干擾,尤其是高頻電路,可以獲得較好的抗干擾能力。系統(tǒng)的基本結(jié)構(gòu)如圖l所示。
3 模塊功能描述
3.1 CPU
EP9312的內(nèi)核是ARM920T,其主頻為200MHz,100 MHz內(nèi)部總線。有16 KB的指令Cache和16 KB的數(shù)據(jù)Cache,內(nèi)部集成了很多功能模塊,其中主要包括:LCD控制器、3個(gè)USB Host控制器、3個(gè)串口控制器、Ethernet MAC、EIDE、AC’97接口等。EP9312內(nèi)含MMU,支持TCP/IP協(xié)議,也為開(kāi)發(fā)各種字符圖形功能提供了快捷的方法。本設(shè)計(jì)充分利用了這些內(nèi)部集成的功能,減少了外圍元件。
3.2 RESET模塊
系統(tǒng)的RESET模塊為系統(tǒng)提供啟動(dòng)及復(fù)位信號(hào),是系統(tǒng)運(yùn)行的開(kāi)端。
本系統(tǒng)采用MAX708CSA作為復(fù)位器件,設(shè)計(jì)成用戶重啟的按鈕控制。發(fā)出RESET信號(hào)送給CPU的RSTOn引腳、Flash模塊、JATG模塊等。另采用一片MAX708CSA作為系統(tǒng)上電的按鈕控制。發(fā)出POR信號(hào)送給CPU的PRSTn引腳,如圖2所示。
3.3 系統(tǒng)時(shí)鐘模塊
系統(tǒng)時(shí)鐘模塊的作用是產(chǎn)生20個(gè)獨(dú)立的時(shí)鐘頻率來(lái)滿足EP9312不同獨(dú)立邏輯部分的要求,所有這些時(shí)鐘頻率都來(lái)源于外部的一個(gè)低頻晶體振蕩器。這樣處理器速率、總線速率、視頻速率就可以不同而且互不影響。 EP9312提供兩個(gè)接口接外部晶體振蕩器,其頻率分別為32 kHz(實(shí)時(shí)時(shí)鐘)和14.7456 MHz。
為了獲得足夠高的時(shí)鐘頻率,EP9312同時(shí)提供兩個(gè)PLL,將32 kHz和14.7456MHz頻率提升到足夠高(14.7456 MHz,最大頻率可為400 MHz)。
3.4 調(diào)試端口(JATG)模塊
EP9312提供了JTAG調(diào)試接口,它有6條測(cè)試掃描鏈。這個(gè)接口通過(guò)5個(gè)外部控制信號(hào)實(shí)現(xiàn)調(diào)試功能:
TDO--測(cè)試數(shù)據(jù)輸出;TDI--測(cè)試數(shù)據(jù)輸入;
TMS--測(cè)試模式選擇;TCK--測(cè)試時(shí)鐘;nTRST--測(cè)試復(fù)位。
由于EP9312集成了這些JTAG信號(hào),因此引出這些信號(hào)線在板上擴(kuò)展出JTAG口,即可與JTAG調(diào)試器進(jìn)行通信。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評(píng)論