<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > PCI9656實(shí)現(xiàn)與CPCI總線通信的雷達(dá)信號(hào)處理板

          PCI9656實(shí)現(xiàn)與CPCI總線通信的雷達(dá)信號(hào)處理板

          作者: 時(shí)間:2011-09-11 來源:網(wǎng)絡(luò) 收藏
          3.2 寫DSP

          本文引用地址:http://www.ex-cimer.com/article/150233.htm

            (1)使LHOLD變高申請局部控制權(quán);FPGA檢測到后,立即回應(yīng)使LHOLDA變高告知局部申請成功。PCI9656使ADS變低、LW/R變高,然后發(fā)送主機(jī)地址;FPGAl根據(jù)高位地址譯碼生成DSP片選信號(hào),根據(jù)LW/R將主機(jī)接口配置為寫方式,同時(shí)使能PCI9656的READY。

            (2)PCI9656檢測到READY后,將數(shù)據(jù)寫入雙口RAM。數(shù)據(jù)傳輸完畢后PCI9656使READY無效,收回LHOLD;FPGAl接著撤消LHOLDA。

            (3)FPGAl向相應(yīng)的DSP發(fā)出HBR和WRL申請控制權(quán)并請求對DSP寫數(shù)據(jù)操作,DSP檢測到信號(hào)返回HBG和ACK。FPGAl檢測到ACK信號(hào)后,開始將雙口RAM中的數(shù)據(jù)發(fā)送給DSP。數(shù)據(jù)傳輸完畢后FPGA使WRL無效,撤銷HBR;DSP接著撤銷HBG和ACK。此次寫操作完成。

            4 結(jié) 語

            提出的基于總線的高速通用板設(shè)計(jì),繼承了總線可靠、可擴(kuò)展、通用性強(qiáng)的特點(diǎn)。PCI9656橋芯片和FPGAl邏輯轉(zhuǎn)換芯片板外主機(jī)對DSP的訪問。通過FPGA2將Rocket_IO口與DSP的LinkPort口互聯(lián)數(shù)據(jù)的高速傳輸。


          上一頁 1 2 3 下一頁

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();