SOPC在干擾系統(tǒng)嵌入式網(wǎng)關(guān)設(shè)計中的應(yīng)用
1 分布式干擾系統(tǒng)對嵌入式網(wǎng)關(guān)設(shè)計的要求
本文引用地址:http://www.ex-cimer.com/article/150574.htm根據(jù)分布式干擾系統(tǒng)的作戰(zhàn)運用背景,在設(shè)計嵌入式網(wǎng)關(guān)硬件平臺時應(yīng)從以下幾個方面考慮:
(1)微型化。嵌入式網(wǎng)關(guān)應(yīng)該在體積上足夠小,保證分布式干擾系統(tǒng)的小型化。
?。?)擴展性和靈活性。分布式干擾系統(tǒng)需要定義統(tǒng)一、完整的外部接口,方便軟硬件系統(tǒng)的升級,其嵌入式網(wǎng)關(guān)也應(yīng)具有擴展性和靈活性,可以根據(jù)作戰(zhàn)環(huán)境的需要進行升級。
?。?)穩(wěn)定性和安全性。穩(wěn)定性要求嵌入式網(wǎng)關(guān)能夠在給定的外部環(huán)境變化范圍內(nèi)正常工作。安全性設(shè)計包括代碼安全和通信安全,是軍事領(lǐng)域應(yīng)用的基本要求。
?。?)低成本。分布式干擾系統(tǒng)的作戰(zhàn)應(yīng)用表明,系統(tǒng)是大量部署且不能回收的,因此就要嚴(yán)格限制包括嵌入式網(wǎng)關(guān)在內(nèi)的重要部件的成本。
?。?)低功耗。嵌入式網(wǎng)關(guān)的硬件設(shè)計直接決定了其能耗水平,還決定了各種軟件通過優(yōu)化可能達到的最低能耗水平。因此,要合理地設(shè)計硬件系統(tǒng),有效降低系統(tǒng)能耗。
?。?)具有一定的信號預(yù)處理能力。嵌入式系統(tǒng)中微處理器的處理能力較弱,且內(nèi)存較小,嵌入式網(wǎng)絡(luò)的速度普遍不高。這就要求嵌入式網(wǎng)關(guān)具有一定的信號預(yù)處理能力,包括下變頻功能和FFT變換功能,以此來提高網(wǎng)絡(luò)傳輸?shù)男省?/font>
2 分布式干擾系統(tǒng)中嵌入式網(wǎng)關(guān)的硬件設(shè)計
嵌入式網(wǎng)關(guān)實際上就是一個可實現(xiàn)網(wǎng)絡(luò)通信功能的嵌入式系統(tǒng)。隨著FPGA技術(shù)的迅速發(fā)展,SoPC作為一種特殊的嵌入式系統(tǒng),具備軟硬件在系統(tǒng)可編程、可裁減、可擴充、可升級的功能,已逐漸成為一個新興的技術(shù)方向。因此,本文在設(shè)計分布式干擾系統(tǒng)的嵌入式網(wǎng)關(guān)時選用基于FPGA的SoPC解決方案,選用的實驗平臺為Xilinx公司的ML402開發(fā)平臺。
2.1 分布式干擾系統(tǒng)中嵌入式網(wǎng)關(guān)的硬件組成
圖1表示的是分布式干擾系統(tǒng)中嵌入式網(wǎng)關(guān)的硬件組成,這些硬件除A/D、干擾機和控制中心外都集成在一塊ML402*估板上。系統(tǒng)以帶有32位MicroBlaze微處理器軟核的FPGA作為控制中心,處理經(jīng)A/D變換后的偵察信號數(shù)據(jù),然后通過以太網(wǎng)將數(shù)據(jù)傳送到控制中心,并從控制中心傳回控制參數(shù)。DDR_SDRAM作為片外存儲器,用來彌補微處理器內(nèi)部存儲器容量小的缺點;CF卡存儲系統(tǒng)軟硬件的bit文件和網(wǎng)絡(luò)配置文件;串口用來控制具有遠(yuǎn)程控制功能的偵察接收機,也可在調(diào)試時輸出系統(tǒng)的運行信息。本文設(shè)計的嵌入式網(wǎng)關(guān)的各功能部件在FPGA內(nèi)部都以IP核的形式構(gòu)建并連接,較好地滿足了分布式干擾系統(tǒng)對嵌入式網(wǎng)關(guān)硬件設(shè)計的要求。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評論