<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于Nios II的UART與PC間的數據通信

          基于Nios II的UART與PC間的數據通信

          作者: 時間:2011-05-11 來源:網絡 收藏

          系列嵌入式處理器使用32位的指令集結構ISA,完全與二進制代碼兼容,它是Altera公司的第二代軟核嵌入式處理器,性能超過200DMIPS。允許設計者在很短的時間內構建一個完整的可編程芯片系統(tǒng),風險和成本比中小規(guī)模的ASIC小。這種開發(fā)方式特別適合設計針對網絡、電信、、嵌入式和消費市場的各種嵌入式應用。

          本文引用地址:http://www.ex-cimer.com/article/150764.htm

            本文以上這些特點,從硬件和軟件兩個方面探討了Cyclone 系列EP1C12Q240C8與的通信方案。

            1 串行異步通信的硬件接口

            通用異步收發(fā)器,簡稱,能把字符的并行代碼變換成串行代碼發(fā)送出去,而且也能把這種格式的串行代碼接收下米,并且轉換成相應的并行代碼。串行異步通信協(xié)議中字符代碼傳輸格式如圖1所示。在沒有傳送代碼時,通信線會一直處丁邏輯1狀態(tài),而傳送時,數據兩頭必須加上起始位和停止位。起始位總是邏輯0狀態(tài)。停止位總是邏輯1狀態(tài),其持續(xù)時間可選為1位、1.5位或2位。數據的低位在前,但根據不同的編碼規(guī)則,數據可能有5位、6位、7位或8位。圖1中的校驗位可根據需要選擇奇校驗、偶校驗或不要校驗位。

            

            1.1 內核綜述

            AVALON總線是一種結構相對簡單的總線,用于連接Ⅱ和其他外設。它規(guī)定了主從部件間的端口連接關系,以及部件間通信的時序關系。AVALON總線擁有多種傳輸模式,以適應不同外設要求?;緜鬏斈J绞窃谥鲝耐庠O之間進行單字節(jié),半字或字的傳輸。AVALON總線還支持一些高級傳輸模式,例如支持流操作,支持延時操作, 支持多個主設備同時訪問。帶Avalon接口的內核為Altera FPGA上的嵌入式系統(tǒng)合外部設備提供了串行字符流的通信方式,內核執(zhí)行RS-232協(xié)議時序,由于大部分Altera FPGA系列上的I/O引腳不遵循RS-232電壓電平規(guī)范,如果通過RS-232連接器的信號直接與FPGA相連,可能會損害器件。為了滿足RS-232信號電平要求,在FPGA I/O腳和對應得RS-232外部接頭間需要連接一個外部電平轉換器。UART內核結構框圖如圖2所示,在UART內核和RS-232連接器之間采用Maxim公司生產的MAX3232型收發(fā)器。

            

            UART發(fā)送器包括發(fā)送數據寄存器Txdata和相應的發(fā)送移位寄存器。Avalon主控制器通過Avalon從控制器端口寫數據到發(fā)送數據寄存器。在當前不進行串行發(fā)送移位操作時,發(fā)送移位寄存器自動從發(fā)送數據寄存器中轉入數據。發(fā)送移位寄存器直接連接到TXD輸出。數據最低有效位先從TXD移出。發(fā)送數據寄存器和發(fā)送移位寄存器提供雙重緩沖。主控制器可以在前一個字符正在移出時將新數值寫入發(fā)送數據寄存器,并可通過讀出狀態(tài)寄存器的發(fā)送準備好位TRDY、發(fā)送移位寄存器空位TMT和發(fā)送溢出錯誤位TOE來監(jiān)視發(fā)送器的狀態(tài)。發(fā)送邏輯根據RS-232規(guī)范在串行TXD數據流中自動插入數量正確的起始位、校驗位和停止位。

            UART接收器包括接收移位寄存器Rxdata和相應的接收數據寄存器。Avalon主控制器通過Avalon從控制器端口讀接收數據寄存器的數據。每當新字符完全接收后接收數據寄存器自動從接收移位寄存器裝入數據。接收移位寄存器和接收數據寄存器提供雙重緩沖。接收數據寄存器在后續(xù)字符正在移入接收移位寄存器時可以保持前面的接收字符。主控制器可通過讀狀態(tài)寄存器的接受準備好位RRDY、接收溢出錯誤位ROE、間斷檢測位BRK、校驗錯誤位PE和幀錯誤FE位來監(jiān)控接收器的狀態(tài)。接收邏輯根據RS-232規(guī)范在串行RXD數據流中自動檢測數量正確的起始位、停止位和校驗位。接收邏輯檢查接收數據中的4種異常隋況,并設置對應的狀態(tài)寄存器位。

            UART內核的內部波特率時鐘來源于Avalon時鐘輸入,內部波特率時鐘通過時鐘分頻器生成,除數值可以由系統(tǒng)指定,也可以由其寄存器中存器的16位值來決定,波特率和除數值之間的關系如下:

            除數=int((時鐘頻率)/(波特率)+0.5)

            波特牢=(時鐘頻率)/(除數+1)

          分頻器相關文章:分頻器原理

          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();