采用軟處理器IP核應(yīng)對器件過時(shí)的挑戰(zhàn)
在向一個(gè)嵌入式產(chǎn)品設(shè)計(jì)做出幾年的財(cái)力和物力投資之后,你最不愿意聽到的消息就是你所采用的器件已經(jīng)“生命終止”。在分立的嵌入式處理中,陳舊過時(shí)意味著你必須為你的下一個(gè)設(shè)計(jì)轉(zhuǎn)向采用另外一種處理器,并且完全可能要重新設(shè)計(jì)你想在市場中保持的現(xiàn)有產(chǎn)品。即使是半導(dǎo)體行業(yè)中的巨頭,也并不是總能夠?yàn)樗蓄愋偷膽?yīng)用找到利用個(gè)別分立解決方案的途徑。許多最終產(chǎn)品無法證明采用特定的分立器件是恰當(dāng)?shù)?,因此,隨著時(shí)間的推移,甚至長期供應(yīng)商也會在不合適的時(shí)間停止為他們的客戶提供器件支持。
英特爾公司最近宣布他們將退出嵌入式市場。在1970年代,英特爾通過引入8048 μC創(chuàng)造了嵌入式市場,隨后8051μC的普及應(yīng)用極端火爆。但是,該公司將停止生產(chǎn)8051、251、8096/196、188/186、i960、所有版本的386 (包括386EX)和486,總計(jì)起來,大約700種器件型號正在停產(chǎn)。采用基于ASIC的μC/μP (微控制器/微處理器)的客戶預(yù)期,其它的供應(yīng)商也將做出器件過時(shí)的宣告,特別是那些最近被私人股權(quán)投資公司收購的、要減產(chǎn)特定的μC/μP的供應(yīng)商,他們可能導(dǎo)致所提供的產(chǎn)品被合并。
大多數(shù)設(shè)計(jì)工程師都關(guān)注器件的過時(shí)問題,在工業(yè)、科學(xué)、汽車和醫(yī)療市場的工程師對此問題更為關(guān)注。因?yàn)檫@些市場的產(chǎn)品生命周期長,基于ASIC的μC/μP可能是開發(fā)一個(gè)產(chǎn)品的成本極高的方法;因?yàn)榧偃?mu;C/μP停產(chǎn),那么,它就可能涉及對PCB、軟件接口、板級支持封裝(BSP)開發(fā)、驗(yàn)證、測試和對整個(gè)最終產(chǎn)品進(jìn)行多次質(zhì)量認(rèn)證的再一次工程努力。
大多ASIC供應(yīng)商確實(shí)提供諸如最后一次購買(LTB)和硅晶圓購買計(jì)劃之類的替代解決方案,但是,兩種選擇的成本都是高昂的。很難預(yù)測(更合適的說法是“猜測”)在產(chǎn)品生命周期中需要采購和存儲多少μC/μP,與此同時(shí),庫存管理正試圖避免在貨架上把巨大數(shù)量的元器件存放幾個(gè)月或幾年。
軟性、靈活的“生命終止”解決方案
當(dāng)與軟處理IP核相結(jié)合時(shí),可編程嵌入式平臺提供獨(dú)一無二的優(yōu)勢。采用一種軟處理IP核及幾個(gè)現(xiàn)成的FPGA系列,你可以利用嵌入式行業(yè)中范圍廣闊的不同應(yīng)用的優(yōu)勢以及跟分立器件市場相關(guān)的不確定性。
回避退化風(fēng)險(xiǎn)的一種最佳解決方案是利用在硅器件層上的靈活FPGA構(gòu)造及具有定制外設(shè)的軟IP處理器。賽靈思為英特爾以及其它供應(yīng)商的生命終止器件提供多種解決方案。
這些解決方案依賴于你現(xiàn)有的軟件代碼基礎(chǔ)。如果它是采用匯編語言編寫的,一種選擇是把代碼與C語言對接;如果這種辦法不可行,你可以試用Xilinxreg; AllianceCORE™合作伙伴網(wǎng)絡(luò)提供的像186和8051一樣成熟的μC/μP IP模塊。這將包括把外設(shè)集成到你特定的生命終止器件型號并進(jìn)行驗(yàn)證和測試。
圖1:設(shè)計(jì)選項(xiàng)。
以下為圖1文字翻譯
Intel 188/186 Features 英特爾188/186功能
MicroBlaze with Memory Controller 具有存儲控制器的MicroBlaze
CPU Static No Cache (12, 20, 25 MHz) CPU靜態(tài)沒有高速緩沖存儲器
MicroBlaze CPU Core with 16K Cache (104 MHz) 具有16K高速緩沖存儲器的MicroBlaze CPU核
Clock Generator 時(shí)鐘發(fā)生器
DCM on Xilinx FPGA 在Xilinx FPGA上的DCM
Two Independent DMA Channels for External Memory and I/O
用于外部存儲器和I/O的獨(dú)立DMA通道
OPB Central DMA Controller OPB中央DMA控制器
Three Programmable 16-Bit Timers 三可編程16位定時(shí)器
OPB Timer/Counter (Four)材OPB定時(shí)/計(jì)數(shù)器
Local Bus Controller 本地總線控制器
OPB Bus Interface OPB總線接口
DRAM Refresh Control Unit DRAM刷新控制單元
OPB Memory Controller Interface OPB存儲控制器接口
Programmable Interrupt Controller 可編程中斷控制器OPB Interrupt Controller OPB中斷控制器
Programmable Wait State Generator 可編程等待狀態(tài)發(fā)生器
State Machine or an OPB Timer/Counter (Included Above) 狀態(tài)機(jī)或OPB定時(shí)器/計(jì)數(shù)器(包括上面)
Chip Select Logic 片選邏輯
OPB GPIO片上外設(shè)總線 (OPB) 通用IO (GPIO)
System-Level Testing Support 系統(tǒng)級測試支持
OPB JTAG UART
如果現(xiàn)有的軟件代碼采用C語言編寫,賽靈思已經(jīng)在Spartan™、Virtex™ FPGAs、PowerPC™ μP 32位 RISC嵌入式Virtex FPGA系列以及流行的MicroBlaze™ 軟IP處理器中提供了真正的不會過時(shí)的解決方案。
MicroBlaze軟處理器是一種具有5級管道執(zhí)行以減少每條指令占用的時(shí)鐘數(shù)(CPI)的32位RISC處理器。該產(chǎn)品的供貨已經(jīng)有5年時(shí)間,最新的版本是MicroBlaze v5.0,它是100%二進(jìn)制向下兼容的。二進(jìn)制向下兼容性意味著可以運(yùn)行較老的MicroBlaze版本或不需要軟件對接就能在MicroBlaze v5.0系統(tǒng)上運(yùn)行以前的代碼。這就確保了基于MicroBlaze的μC設(shè)計(jì)真正不會過時(shí)。隨著未來版本的MicroBlaze軟IP處理器的推出,用戶將不需要考慮任何過時(shí)問題就能夠從較新的功能集上獲益。
當(dāng)對性能進(jìn)行了配置之后,MicroBlaze v5.0處理器以210 MHz的速度運(yùn)行在Virtex-5 LX器件上。賽靈思在嵌入式開發(fā)工具套件(EDK)包中向客戶免費(fèi)提供MicroBlaze軟處理器許可證,此外,不存在單位版稅,所以,不論你銷售的是一片或是一百萬片芯片,你都可以擁有你自己特定的MicroBlaze設(shè)計(jì)。
為了使你能夠開發(fā)一種針對你自己應(yīng)用的特殊、靈活和獨(dú)一無二的解決方案,賽靈思已經(jīng)開發(fā)了稱為Platform Studio的集成開發(fā)環(huán)境(IDE)。Xilinx Platform Studio (XPS) IDE和工具套件被包含在EDK包之中。XPS 提供讓你在系統(tǒng)的軟件和硬件層中定制各種解決方案的真正靈活的工具。XPS的組成部分包括:一套稱為基本系統(tǒng)構(gòu)建器的快速IP生成工具(BSB);一套基于GNU/GCC的軟件開發(fā)工具;一套稱為XMD的處理器除錯(cuò)引擎;一套稱為SDK的基于Eclipse的軟件開發(fā)套件;一套處理IP外設(shè)模塊的擴(kuò)展庫;MicroBlaze 32位RISC處理器。
賽靈思嵌入式處理器獲得了由RTOS(實(shí)時(shí)操作系統(tǒng))中間件、除錯(cuò)和電子系統(tǒng)級(ESL)工具供應(yīng)商組成的生態(tài)系統(tǒng)的支持,他們也將有助于你定制自己的產(chǎn)品。
平臺IP
賽靈思利用MicroBlaze處理器、外設(shè)、SDRAM和閃存控制器提供一種等效于“生命終止”器件的設(shè)計(jì)。這種來自英特爾公司和其它供應(yīng)商的針對“生命終止”器件的預(yù)集成參考設(shè)計(jì)解決方案被稱為Platform IP,這種解決方案使你能夠快速地開發(fā)并部署真正不過時(shí)的方案。
例如,對于英特爾公司的186/188XL系列,表1列出了在這些產(chǎn)品上的外設(shè)和它們的賽靈思等效IP模塊。
圖1:186/188XL加上等效于CAN控制器的設(shè)計(jì)例子,該方案的組成部分包括:
•一個(gè)Spartan-3E FPGA平臺;
•一個(gè)以104 MHz速度運(yùn)行在Spartan-3器件上的MicroBlaze 32位RISC CPU;
•等效于186/188XL的通用外設(shè);
•內(nèi)部存儲器SDRAM和閃存控制器;
• CAN (控制器區(qū)域網(wǎng)絡(luò))2.0 A/B MAC
這種靈活的系統(tǒng)設(shè)計(jì)可以減少各種風(fēng)險(xiǎn),因?yàn)槟憧梢园讶魏螌淼囊笠孕碌亩ㄖ七壿嬆K、DSP、外設(shè)或第三方IP的形式添加到FPGA之中。 此外,該系統(tǒng)還可以被方便地重新配置。
在表2中的設(shè)計(jì)表示的是對FPGA構(gòu)造的有效使用。賽靈思的Platform IP以參考設(shè)計(jì)的形式為英特爾公司和無數(shù)其它供應(yīng)商的“生命終止”產(chǎn)品提供解決方案,使你能夠快速地部署針對你的過時(shí)器件的解決方案。
圖1:186/188XL加上等效于CAN控制器的設(shè)計(jì)例子
評論