<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > Altera器件時(shí)間匹配問(wèn)題的解決方案

          Altera器件時(shí)間匹配問(wèn)題的解決方案

          作者: 時(shí)間:2010-12-10 來(lái)源:網(wǎng)絡(luò) 收藏

          1 引言
          的 MAX+PLUSⅡ可編程邏輯開(kāi)發(fā)軟件,提供了一種與工作平臺(tái)、結(jié)構(gòu)無(wú)關(guān)的設(shè)計(jì)環(huán)境,深受廣大電子設(shè)計(jì)人員的喜愛(ài)。但設(shè)計(jì)人員都會(huì)遇到設(shè)計(jì)中的,本文對(duì)這個(gè)展開(kāi)了討論,對(duì)電路中短時(shí)脈沖波形失真的所謂毛刺現(xiàn)象進(jìn)行了研究,并提出了解決的辦法。

          2 消除毛刺

          某個(gè)事件成功的條件不分先后順序,只要滿足成功的組合需求,此事件就算成功,此種邏輯關(guān)系就是組合邏輯。我們?cè)谑褂?a class="contentlabel" href="http://www.ex-cimer.com/news/listbylabel/label/Altera">Altera進(jìn)行組合邏輯的設(shè)計(jì)時(shí),常遇到短時(shí)脈沖波形失真,即毛刺(見(jiàn)圖1)。在組合電路中,兩輸入AND門是最簡(jiǎn)單的電路,從MAX+PLUSⅡ中的 Timing Analyzer的Delay Matrix 中可得知a=11.1ns,b=8. 1ns。假定AND門內(nèi)部的延時(shí)為0.2ns,那么 a的延時(shí)+ AND內(nèi)部的延時(shí)(0.2ns)=11.1ns,a的延時(shí)為10.9ns; b的延時(shí)+AND內(nèi)部的延時(shí)(0.2ns)=8.1ns,b的延時(shí)為7.9ns。由于 a和b的延時(shí)不相等,所以當(dāng)a從1變?yōu)?,同時(shí)b從0變?yōu)?時(shí),輸出結(jié)果c產(chǎn)生了毛刺。

          本文引用地址:http://www.ex-cimer.com/article/151258.htm

          Altera器件結(jié)構(gòu)有許多特點(diǎn),使你在設(shè)計(jì)時(shí)具有較大的靈活性,但是,它可能會(huì)引入附加的時(shí)間延時(shí)。另外,復(fù)雜可編程邏輯器件中具有稱作邏輯陣列塊(LAB)的小型、高性能、靈活陣列模塊,還有稱作可編程連線陣列(PIA)的專用可編程網(wǎng)絡(luò),MAX的結(jié)構(gòu)通過(guò)PIA來(lái)連接LAB,保證其100%的內(nèi)部連接布通率。每個(gè)LAB中的邏輯擴(kuò)展項(xiàng)都提供附加的邏輯資源給LAB中的任何一個(gè)宏單元。但是,所有來(lái)自宏單元和擴(kuò)展項(xiàng)的信號(hào)經(jīng)過(guò)PIA時(shí)都必然引入時(shí)間延時(shí),從而可能在組合邏輯的輸出端產(chǎn)生毛刺。對(duì)于怎樣消除毛刺,我們作了以下探討。

          2.1 軟件修改輸入端子的延時(shí)時(shí)間

          一些軟件(如Xilinx公司)提供的方法是通過(guò)修改輸入端子的延時(shí)時(shí)間,來(lái)解決毛刺問(wèn)題的。如圖1中,我們用軟件把 b輸入端子的延時(shí)時(shí)間改為10.9ns,這樣a與 b的延時(shí)時(shí)間相等,就消除了輸出端c的毛刺。它的優(yōu)點(diǎn)是能快速解決問(wèn)題,這是設(shè)計(jì)中最簡(jiǎn)單實(shí)用的方法。

          2.2 修改電路

          通過(guò)修改定義時(shí)鐘信號(hào)的復(fù)雜邏輯,將其轉(zhuǎn)換成同步時(shí)鐘方式就可以避免毛刺出現(xiàn)。同步時(shí)鐘是采用單一的引腳驅(qū)動(dòng)的系統(tǒng)時(shí)鐘,而不是異步的(邏輯驅(qū)動(dòng)的)時(shí)鐘,見(jiàn)圖2。只要可能就應(yīng)盡量采用同步設(shè)計(jì),可以避免定時(shí)關(guān)系發(fā)生問(wèn)題。另外,同步設(shè)計(jì)也可以改善電路的在線性能,減少調(diào)試時(shí)間和提高電路的可靠性。在同步時(shí)鐘方式中 c信號(hào)是D觸發(fā)器輸入的一部分,而且時(shí)鐘是由引腳驅(qū)動(dòng)。這個(gè)電路稱作寄存器使能電路, MAX+PLUSⅡTTL宏功能庫(kù)中提供了一種可以實(shí)現(xiàn)這種類型電路的D觸發(fā)器DFFE(見(jiàn)圖2)。


          上一頁(yè) 1 2 3 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();