<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于PC104總線的2FSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

          基于PC104總線的2FSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

          作者: 時(shí)間:2010-03-23 來源:網(wǎng)絡(luò) 收藏

          數(shù)據(jù)接收電路就是要在正確的時(shí)序上將所需的數(shù)據(jù)進(jìn)行提取,還要將電路工作狀態(tài)傳送回,以便決定是否發(fā)送下組數(shù)據(jù)的功能。由于最高支持約8 MHz的時(shí)鐘頻率,而受控設(shè)備所需的信號頻率為幾千赫茲,因此這里只用8位數(shù)據(jù)總線就完全能夠滿足要求。
          總線接收電路如圖2所示。其中SD0~SD9,SA0~SA9是從總線發(fā)來的數(shù)據(jù)、地址信號,SELO~SEL3為分路選擇信號,ANSWER0~ANSWER3為FPGA的狀態(tài)返回信號,由于總線速度要比輸出速度高得多,因此,總線要對FPGA數(shù)據(jù)緩存器是否為空進(jìn)行查詢,當(dāng)FPGA沒有完成數(shù)據(jù)轉(zhuǎn)換時(shí),總線要等下個(gè)周期,直到狀態(tài)返回信號顯示FPGA內(nèi)部為空時(shí),總線才可以發(fā)送下組數(shù)據(jù)到FPGA。74LS273負(fù)責(zé)將每路的數(shù)據(jù)分別進(jìn)行鎖存,4路數(shù)據(jù)共使用4個(gè)。OUT1D0~D7為第一路8位數(shù)據(jù)輸出,LOCK0為其控制信號,表示數(shù)據(jù)的更新。

          本文引用地址:http://www.ex-cimer.com/article/152019.htm


          3 FPGA及其外圍電路
          FPGA具有集成度高、靈活、易于修改、節(jié)省空間、通用性高等優(yōu)點(diǎn)。本中FPGA采用的是Al-tera公司的EPF10K20TC144-4器件,該器件具有20 000個(gè)典型門,1 153個(gè)邏輯單元,144引腳,包括2個(gè)全局輸入時(shí)鐘,4個(gè)全局輸入,86個(gè)通用可編程I/O引腳。該芯片采用TQFP封裝,芯片面積較小,功耗低,其輸入、輸出與TTL與總線電平完全兼容。FPGA電路主要的功能為:接收數(shù)據(jù)提取電路發(fā)送的分路數(shù)據(jù);以總線上的SYSCLK時(shí)鐘為基準(zhǔn),通過分頻產(chǎn)生受控設(shè)備能識(shí)別的頻率;為每路輸出進(jìn)行的數(shù)字調(diào)制,保證信號的連續(xù)性;完成本身的FPGA電路配置。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();