<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 手機與無線通信 > 設計應用 > 一種基于VXI總線的射頻開關(guān)模塊設計

          一種基于VXI總線的射頻開關(guān)模塊設計

          作者: 時間:2012-09-23 來源:網(wǎng)絡 收藏

          隨著現(xiàn)代無線通信系統(tǒng)的發(fā)展,移動通信、雷達、衛(wèi)星通信等通信系統(tǒng)對收發(fā)切換速度、功率容量、集成性等方面有了更高的要求, 因此研究技術(shù),開發(fā)滿足軍方特殊要求的,具有十分重要的意義,我們將利用虛擬儀器思想,將硬件電路以軟件的方式實現(xiàn),以下可以由計算機直接控制,可以很方便地與測試系統(tǒng)集成,最大限度的發(fā)揮計算機和微電子技術(shù)在當今測試領域中的應用,具有廣闊的發(fā)展前景。

          本文引用地址:http://www.ex-cimer.com/article/153892.htm

            1 VXI總線接口電路的與實現(xiàn)

            VXIbus是VMEbus在儀器領域的擴展,是計算機操縱的化自動儀器系統(tǒng)。它依靠有效的標準化,采用化的方式,實現(xiàn)了系列化、通用化以及VXIbus儀器的互換性和互操作性,其開放的體系結(jié)構(gòu)和PlugPlay方式完全符合信息產(chǎn)品的要求。它具有高速數(shù)據(jù)傳輸、結(jié)構(gòu)緊湊、配置靈活、電磁兼容性好等優(yōu)點,,因此系統(tǒng)組建和使用非常方便,應用也越來越廣泛,已逐漸成為高性能測試系統(tǒng)集成的首選總線。

            VXI總線是一種完全開放的、適用于各儀器生產(chǎn)廠家的模塊化儀器背板總線規(guī)范。VXI總線器件主要分為:寄存器基器件、消息基器件和存儲器基器件。目前寄存器基器件在應用中所占比例最大(約70%)。VXIbus寄存器基接口電路主要包括:總線緩沖驅(qū)動、尋址和譯碼電路、數(shù)據(jù)傳輸應答狀態(tài)機、配置及操作寄存器組四個部分。四個部分中除總線緩沖驅(qū)動采用74ALS245芯片來實現(xiàn)外,其余部分都用FPGA來實現(xiàn)。采用一片F(xiàn)LEX10K 芯片EPF10K10QC208-3和一片EPROM芯片EPC1441P8,利用相應軟件MAX+PLUSⅡ來進行與實現(xiàn)。

            1.1 總線緩沖驅(qū)動

            該部分完成對VXI背板總線中的數(shù)據(jù)線、地址線和控制線的緩沖接收或驅(qū)動,以滿足VXI規(guī)范信號的要求。對于A16/D16器件,只要實現(xiàn)背板數(shù)據(jù)總線D00~D15的緩沖驅(qū)動。根據(jù)VXI總線規(guī)范的要求,此部分采用兩片74LS245實現(xiàn),用DBEN*(由數(shù)據(jù)傳輸應答狀態(tài)機產(chǎn)生)來選通。

            1.2 尋址和譯碼電路

            尋址線包括地址線A01~A31、數(shù)據(jù)選通線DS0*和DS1*、長字線LWORD*??刂凭€包括地址選通線AS*和讀/寫信號線WRITE*。

            本電路的設計采用MAX+PLUSⅡ的原理圖設計方式。利用元件庫里的現(xiàn)有元件進行設計,采用了兩片74688和一片74138。

            該功能模塊對地址線A15~A01及地址修改線AM5~AM0進行譯碼。當器件被尋址時,接收地址線及地址修改線上的地址信息,并將其與本模塊上硬件地址開關(guān)設置的邏輯地址LA7~LA0相比較,如果AM5~AM0上邏輯值為29H或2DH(由于是A16/D16器件),地址線A15、A14均為1,并且A13~A06上的邏輯值與模塊的邏輯地址相等時,該器件被尋址選通(CADDR*為真)。接著其結(jié)果被送往下一級譯碼控制,通過對地址A01~A05進行譯碼選中模塊在16位地址空間的寄存器。

            1.3 數(shù)據(jù)傳輸應答狀態(tài)機

            數(shù)據(jù)傳輸總線是一組高速異步并行數(shù)據(jù)傳輸總線,是VMEbus系統(tǒng)信息交換的主要組成部分。數(shù)據(jù)傳輸總線的信號線可分為尋址線、數(shù)據(jù)線、控制線三組。

            該部分的設計采用MAX+PLUSⅡ的文本輸入設計方式。由于DTACK*的時序比較復雜,所以采用AHDL語言來進行設計,通過狀態(tài)機實現(xiàn)。

            該功能模塊對VXI背板總線中的控制信號進行組態(tài),為標準數(shù)據(jù)傳輸周期提供時序及控制信號(產(chǎn)生數(shù)據(jù)傳輸使能信號DBEN*,總線完成數(shù)據(jù)傳輸所需的應答信號DTACK*等)。在進行數(shù)據(jù)傳輸時,系統(tǒng)控制者首先對模塊進行尋址,并將相應的地址選通線AS*,數(shù)據(jù)選通線DS0*、DS1*以及控制數(shù)據(jù)傳輸方向的WRITE*信號線等設置為有效電平。當模塊檢測到地址匹配及各控制線有效后,驅(qū)動DTACK*為低電平,以此向總線控制者確認已經(jīng)將數(shù)據(jù)放置在數(shù)據(jù)總線上(讀周期) 或已經(jīng)成功地接收到數(shù)據(jù)(寫周期)。

            1.4 配置寄存器

            每個VXI總線器件都有一組“配置寄存器”,系統(tǒng)主控制器通過讀取這些寄存器的內(nèi)容來獲取VXI總線器件的一些基本配置信息,如器件類型、型號、生產(chǎn)廠家、地址空間(A16、A24、A32)以及所要求的存儲空間等。

            VXI總線器件的基本配置寄存器有:識別寄存器、器件類型寄存器、狀態(tài)寄存器、控制寄存器。

            該部分電路的設計采用MAX+PLUSⅡ的原理圖設計方式,利用74541芯片,其創(chuàng)建的功能模塊。

            ID、DT、ST寄存器都是只讀寄存器,控制寄存器為只寫寄存器。本設計中,VXI總線主要用于控制這批開關(guān)的通斷,所以,只要向通道寄存器中寫入數(shù)據(jù)就可以控制繼電器開關(guān)的吸和或斷開狀態(tài),查詢繼電器狀態(tài)也是從通道寄存器中讀取數(shù)據(jù)即可。根據(jù)模塊設計需要,在其相應各數(shù)據(jù)位寫入適當?shù)膬?nèi)容,從而能夠?qū)δ苣K的開關(guān)進行有效控制。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();