基于CC1020的無(wú)線通信模塊設(shè)計(jì)及分析
本文介紹了一種以C8051F310單片機(jī)為控制核心,基于無(wú)線收發(fā)芯片CC1020的通信模塊。對(duì)其工作原理和工作方式進(jìn)行了分析,給出了設(shè)計(jì)思路和硬件電路。并重點(diǎn)闡述了通信模塊的實(shí)現(xiàn)過程。
本文引用地址:http://www.ex-cimer.com/article/153952.htm關(guān)鍵詞:無(wú)線通信;CC1020;射頻;C8051F310
引言
隨著網(wǎng)絡(luò)及通信技術(shù)的飛速發(fā)展,無(wú)線通信以其成本低廉、擴(kuò)展性好、受地理?xiàng)l件限制較少、安裝施工簡(jiǎn)便靈活等特點(diǎn),在許多領(lǐng)域都有著廣闊的應(yīng)用前景。
CC1020簡(jiǎn)介
CC1020是一種理想的超高頻單片收發(fā)器芯片。主要用于ISM(工業(yè)、科研及醫(yī)療)頻帶和在426/429/433/868/915MHz頻帶的SRD(Short Range Device-近距離設(shè)備)中,也可經(jīng)編程后用于頻率為402MHz~470MHz和 804MHz~940MHz的多信道設(shè)備。CC1020主要的工作參數(shù)可通過串行總線接口編程,例如輸出功率、頻率及AFC。
在接收模式下,CC1020可看成是一個(gè)傳統(tǒng)的超外差接收器。RF輸入信號(hào)經(jīng)低噪聲放大器(LNA和LNA2)放大后,翻轉(zhuǎn)經(jīng)過積分器(I和Q)產(chǎn)生中頻IF信號(hào)。在中頻處理階段,I/Q信號(hào)經(jīng)混合濾波、放大后經(jīng)ADC轉(zhuǎn)化成數(shù)字信號(hào)。然后進(jìn)行自動(dòng)獲取控制、信道濾波、解調(diào)和二進(jìn)制同步化處理,在DIO引腳輸出數(shù)字解調(diào)數(shù)據(jù),DCLK引腳獲取同步數(shù)字時(shí)鐘數(shù)據(jù)。RSSI為數(shù)字形式,并可通過竄行接口讀出。RSSI還可作為可編程的載波檢測(cè)指示器。
在發(fā)送模式下,合成的RF信號(hào)直接饋送到功率放大器PA。射頻輸出是FSK信號(hào),此信號(hào)是由饋送到DIO引腳的數(shù)字比特流通過FSK調(diào)制產(chǎn)生的??墒褂靡粋€(gè)高頻濾波器來(lái)得到高斯頻移鍵控GFSK。芯片內(nèi)部的收/發(fā)開關(guān)電路使天線容易接入和匹配。
硬件電路設(shè)計(jì)
微控制器選型
微控制器采用Cygnal公司生產(chǎn)的C8051F310,該處理器具有與8051完全兼容的CIP-51內(nèi)核,是一款完全集成的混合信號(hào)ISP型MCU芯片,帶有模擬多路器的10位200ksps的25通道單端/差分ADC,硬件實(shí)現(xiàn)的I2C、增強(qiáng)型UART及SPI接口,Flash存儲(chǔ)器具有在系統(tǒng)重編程能力,可用于非易失性數(shù)據(jù)存儲(chǔ),并且允許現(xiàn)場(chǎng)更新8051固件。該型號(hào)單片機(jī)體積小、性能高,能夠快速存取數(shù)據(jù),也易于系統(tǒng)開發(fā)以及擴(kuò)展,很適合本設(shè)計(jì)的需要。
CC1020結(jié)構(gòu)配置接口
CC1020結(jié)構(gòu)配置接口與微控制器的連接如圖1所示。微控制器使用引腳P2.2~P2.5與CC1020的結(jié)構(gòu)配置接口PSEL、PCLK、PDI、PDO連接。PDO與微控制器的一個(gè)輸入端連接。PDI、PCLK和PSEL連接到微控制器的輸出端。如果把PDI和PDO連接在一起,微控制器可以使用一個(gè)雙向引腳端,則可節(jié)省微控制器的一個(gè)I/O端口。
當(dāng)結(jié)構(gòu)配置接口不使用時(shí),連接到PSEL、PCLK、PDI和PDO引腳端的微控制器引腳可作他用。當(dāng)PSEL引腳端無(wú)效(保持高電平)時(shí)(PSEL引腳端低電平有效),PCLK、PDI和PDO是高阻抗輸入狀態(tài)。PSEL有一個(gè)內(nèi)部上拉電阻,在低功耗模式時(shí)必須斷開(由微控制器三態(tài)控制),或者設(shè)為高電平,以阻止電流流入上拉電阻。
CC1020通過簡(jiǎn)單的四串行SPI接口進(jìn)行編程。有8位的結(jié)構(gòu)配置寄存器。每一位寄存器的地址是7位,1位作為讀/寫位,初始化讀或?qū)懙牟僮?。CC1020一次完整的配置,要求發(fā)送33個(gè)數(shù)據(jù)幀,每幀16位(Address 7位,R/W 1位,Data 8位)。一次完整配置所需時(shí)間取決于PCLK的頻率。如果PCLK頻率為10MHz,完成一次完整配置的時(shí)間少于53ms。將CC1020設(shè)為低功耗模式,只需發(fā)送一幀數(shù)據(jù),因此所需的時(shí)間不到2ms。所有的寄存器都是可讀的。
CC1020信號(hào)收發(fā)接口
CC1020信號(hào)收發(fā)接口與微控制器的連接如圖1所示。微控制器使用引腳P2.6和P3.4與CC1020的雙向同步數(shù)據(jù)接口DIO、DCLK連接。
圖1 CC1020與微控制器的連接電路
微控制器的一個(gè)雙向引腳與CC1020的DIO連接,用于數(shù)據(jù)的發(fā)射與接收(輸入與輸出)。DCLK提供數(shù)據(jù)定時(shí),必須連接到微控制器的一個(gè)輸入端。
數(shù)據(jù)輸出可以選擇使用單獨(dú)的引腳。這時(shí)要設(shè)置CC1020的INTERFACE寄存器SEP_DI_DO=1。在同步模式下,LOCK引腳用作數(shù)據(jù)輸出,而DCLK引腳作為異步模式的數(shù)據(jù)輸出,DIO引腳端則只用于數(shù)據(jù)輸入。
微控制器的一個(gè)引腳可用來(lái)監(jiān)視鎖相環(huán)的鎖定信號(hào),即LOCK引腳信號(hào)。當(dāng)鎖相環(huán)鎖定時(shí),LOCK引腳為邏輯低電平。它還可以用作載波檢測(cè)及監(jiān)視其它內(nèi)部測(cè)試信號(hào)。
評(píng)論