L波段直接數(shù)字式快跳頻率合成器設(shè)計(jì)
(3)去耦
減小來自電源的噪聲。在同一塊PCB中,通常多個(gè)器件共用一個(gè)電源。而電源線給交流信號提供了一個(gè)通路,使得交流信號通過電源線在器件之間傳輸,形成了干擾。所以必須在器件之間的電源線上加入濾波部分,濾掉交流干擾,稱為去耦。在本設(shè)計(jì)中走線時(shí)盡量加粗了電源線寬度,減小環(huán)路電阻并在電源引入印制板處加了大容量的電解電容和小容量的高頻電容,用于分別濾去低頻噪聲以及高頻噪聲。并且在每個(gè)集成電路電源引腳處增加0.1的高頻去耦電容,加強(qiáng)去耦并提供和吸收該集成電路開關(guān)門瞬間的充放電能。本文引用地址:http://www.ex-cimer.com/article/154532.htm
經(jīng)過測試,快跳頻率合成器相位噪聲如圖7所示,頻率轉(zhuǎn)換時(shí)間如圖8所示。
4 結(jié)束語
本文中快跳頻率合成器采用DDS激勵(lì)倍頻鏈的頻率合成方式,用倍頻的辦法將頻率搬移到所需頻率波段上。在實(shí)際應(yīng)用中,通過不斷的實(shí)驗(yàn)和改進(jìn),該快跳頻率合成的工作頻率范圍、頻率準(zhǔn)確度及穩(wěn)定度、頻率轉(zhuǎn)換時(shí)間、相位噪聲、雜散電平都可以滿足技術(shù)指標(biāo)要求。
評論