<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 手機與無線通信 > 設計應用 > 基于FPGA的移動通信中卷積碼編碼器設計

          基于FPGA的移動通信中卷積碼編碼器設計

          作者: 時間:2012-06-18 來源:網(wǎng)絡 收藏

          3.2 時序仿真
          在不考慮時延的情況下,對照圖4與圖5,兩者仿真波形一樣。從圖6可以看出卷積的時延為7.0 ns,這是因為功能仿真不考慮信號時延等因素,而時序仿真則是選擇了具體器件并完成布局布線后進行的含定時關(guān)系的仿真,所以其仿真更接近真實器件運行特性,因而仿真精度更高。由于不同器件的內(nèi)部時延不一樣,不同的布局,布線方案也會給時延造成很大的影響,因此在實現(xiàn)后,有必要對網(wǎng)絡和邏輯塊進行時延仿真,分析定時關(guān)系,估計性能。

          本文引用地址:http://www.ex-cimer.com/article/154639.htm

          k.JPG


          時序仿真后,再進行器件編程和調(diào)測。實測結(jié)果完全正確,達到了要求。

          4 結(jié)語
          本文闡述了卷積碼的工作原理,利用器件,設計出了(2,1,9)卷積碼。仿真及測試結(jié)果表明,達到了預期的設計要求,并用于實際項目中。


          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: 設計 編碼器 移動通信 FPGA 基于

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();