光纖傳輸技術(shù)在雷達(dá)信號(hào)記錄重演系統(tǒng)中的應(yīng)用
2 光纖傳輸設(shè)計(jì)及實(shí)現(xiàn)
FPGA在現(xiàn)代電子電路設(shè)計(jì)中得到越來(lái)越廣泛的應(yīng)用,其容量、功能、可靠性以及響應(yīng)速度在不斷提高。ALTERA公司的StratixGx系列FPGA除具有傳統(tǒng)FPGA的功能外,還具備了能實(shí)現(xiàn)光纖傳輸的高速串行收發(fā)器(Transeiver)。StratixGX器件含有4~20個(gè)低功耗收發(fā)器,可在整個(gè)500 Mbit·s-1~3.1875 Gbit·s-1數(shù)據(jù)速率范圍內(nèi)工作。設(shè)計(jì)選用的芯片型號(hào)為EP1SGX25DF67216,器件中等價(jià)邏輯單元(LE)高達(dá)41 250個(gè),片內(nèi)存儲(chǔ)器達(dá)到3.4 MB,可滿足對(duì)存儲(chǔ)器要求較多的應(yīng)用。該器件具有易于調(diào)整的動(dòng)態(tài)預(yù)加重、均衡和輸出電壓控制,再加上特殊的封裝、噪聲濾除、優(yōu)異的接收器靈敏度和穩(wěn)定的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)計(jì),保證了最優(yōu)異的信號(hào)完整性,是高速背板接口、芯片之間和通信協(xié)議橋接應(yīng)用的理想選擇。
2.1 高速串行收發(fā)器原理
高速串行收發(fā)器內(nèi)建物理編碼子層(PCS)模塊節(jié)省了寶貴的邏輯資源,簡(jiǎn)化了設(shè)計(jì)支持,能夠方便實(shí)現(xiàn)協(xié)議設(shè)計(jì)。每個(gè)收發(fā)器都支持多種協(xié)議標(biāo)準(zhǔn),包括PCI Express、串行數(shù)據(jù)接口(SDI)、XAUI、SONET、千兆以太網(wǎng)、RapidIO和FiberChannel等。
在StratixGX器件中,一個(gè)高速收發(fā)器塊包含4個(gè)收發(fā)通道,這4個(gè)收發(fā)通道共用一個(gè)發(fā)送鎖相環(huán),每個(gè)通道內(nèi)部有獨(dú)立的接收鎖相環(huán)。高速串行收發(fā)器發(fā)送模塊和接收模塊的原理框圖分別如圖2和圖3所示。本文引用地址:http://www.ex-cimer.com/article/155074.htm
每個(gè)收發(fā)通道其物理接口電平為1.5 V的PCML,通過(guò)交流耦合,可以和LVDS、LVPECL、3.3 V-PCML接口相連。
評(píng)論