<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 手機(jī)與無線通信 > 設(shè)計(jì)應(yīng)用 > CPLD的串口通信設(shè)計(jì)

          CPLD的串口通信設(shè)計(jì)

          作者: 時(shí)間:2011-04-30 來源:網(wǎng)絡(luò) 收藏

          一、硬件電路

          本文引用地址:http://www.ex-cimer.com/article/156346.htm

            本文選用 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進(jìn)行,框圖如下圖1 所示。

            

            圖1 模塊硬件

            二、VHDL程序模塊設(shè)計(jì)及描述

            使用VHDL 對 進(jìn)行編程,設(shè)計(jì)3 個(gè)模塊,波特率發(fā)生模塊,接收器,發(fā)送器。

            1. 波特率發(fā)生模塊

            波特率發(fā)生器實(shí)際是一個(gè)分頻器,如前所述,本文設(shè)計(jì)的波特率為19.2kb/ 秒,設(shè)計(jì)使用的時(shí)鐘頻率為10MHz,所以計(jì)數(shù)器進(jìn)行計(jì)數(shù)時(shí)計(jì)數(shù)到260進(jìn)行翻轉(zhuǎn)。

            程序如下(關(guān)鍵部分保留,非必要部分用……代替):

            ……

            ENTITY uart IS

            GENERIC(d_len:INTEGER:=8);

            PORT (

            f10MHz:IN STD_LOGIC;-- 系統(tǒng)時(shí)鐘

            reset:IN STD_LOGIC;-- 復(fù)位信號

            rxd:IN STD_LOGIC; -- 串行接收

            txd:OUT STD_LOGIC;-- 串行發(fā)送

            );

            END uart;

            ARCHITECTURE behav of uart IS

            ……

            BEGIN

            rxds=rxd;

            PROCESS(f10MHz,reset)

            -- 設(shè)置波特率發(fā)生器 19200kb/s

            VARIABLE clk19200hz: STD_LOGIC;

            VARIABLE count:INTEGER RANGE 0 TO 260;

            BEGIN


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: 設(shè)計(jì) 通信 串口 CPLD

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();