<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 手機與無線通信 > 設計應用 > 基于光纖通信的分布式高速高精度數(shù)據(jù)采集系統(tǒng)設計

          基于光纖通信的分布式高速高精度數(shù)據(jù)采集系統(tǒng)設計

          作者: 時間:2011-03-29 來源:網(wǎng)絡 收藏


          2
          2.1 采樣電路
          中的采樣電路采用ADI公司的16-bitPulSAR差分ADC芯片AD7625,該芯片的采樣率最高可達6MSPS,具有93dB的優(yōu)秀信噪比。
          AD7625的采樣控制與數(shù)據(jù)輸出引腳為串行LVDS接口,可與FPGA上具有LVDS特性的IO口直接相連。AD7625與采樣相關(guān)的引腳有CNV+/CNV-(IN)、CLK+/CLK-(IN)、D+/D-(OUT)三對LVDS差分信號線。由于前端模塊為6通道并行采樣,因此,可采用自時鐘接口模式(SelfClocked Interface Mode),因為這種模式下可使所有通道共用CNV與CLK信號,因而可節(jié)省不少引腳和布線空間。
          采集模塊的光纖接收端每收到4MHz的同步采樣信息即開始啟動一次AD轉(zhuǎn)換,并讀取上一次的轉(zhuǎn)換結(jié)果,同時在形成幀結(jié)構(gòu)后,再由光纖
          發(fā)送端上傳到后端。AD7625的采樣時序如圖2所示。

          本文引用地址:http://www.ex-cimer.com/article/156521.htm

          b.JPG


          完成同步采樣邏輯后,可使用嵌入式邏輯分析儀的工具Chipscope抓取FPGA內(nèi)部邏輯的采樣控制信號及采樣結(jié)果,并顯示出來,圖3所示的窗口顯示的就是采樣結(jié)果波形,下面的窗口為啟動一次AD轉(zhuǎn)換后,F(xiàn)PGA內(nèi)部的采樣控制信號的時序。
          2.2
          可選用AVAGO公司的AFBR57M5APZ型光纖通道收發(fā)模塊,它的傳輸線速率可達到2.125Gb/s。每個前端采集模塊的總采樣數(shù)
          據(jù)量為48MB/s,因此,經(jīng)過8B/10B編碼后,即是480Mb/s的線速率。另外,由于還需要上傳前端模塊當前的配置信息,因此,應將光纖的線速率定為500Mb/s。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();