<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 手機與無線通信 > 設(shè)計應(yīng)用 > 基于ISL5416的GPS/BD-2接收機DDC設(shè)計與實現(xiàn)

          基于ISL5416的GPS/BD-2接收機DDC設(shè)計與實現(xiàn)

          作者: 時間:2011-03-16 來源:網(wǎng)絡(luò) 收藏



          3 性能測試
          本系統(tǒng)采用AD6645高速ADC采集數(shù)據(jù),并將數(shù)據(jù)輸入。通過XILINX公司的XC5VLX110,百萬門級的FPGA接收下變頻后數(shù)據(jù)。調(diào)試時,通過FPGA調(diào)試工具軟件ChipScope抓取FPGA內(nèi)ADC數(shù)據(jù)及輸出的I、Q兩路數(shù)據(jù)。FPGA內(nèi)的輸出I、Q數(shù)據(jù)如圖7所示。由圖可見,正確地輸出了正交的I、Q兩路信號。


          采用安捷倫信號發(fā)生器33250A產(chǎn)生67.52 MHz單頻正弦信號,在ADC采樣率為80 MHz時,采樣得到信號頻譜如圖8所示。信號經(jīng)ISL5416下變頻之后得到I、Q兩路數(shù)據(jù),I、Q兩路數(shù)據(jù)合成的復(fù)信號頻譜如圖9所示。


          從以上兩圖可以看出,67.52 MHz單頻正弦經(jīng)80 MHz采樣,ISL5416按上文所述的配置工作,頻譜搬移67.42 MHz,輸出正交的I、Q兩路信號,I、Q兩路信號的頻率為100 kHz,了頻譜的搬移,阻帶抑制符合要求,ISL5416正常工作,數(shù)字下變頻。

          4 結(jié) 論
          本文根據(jù)工程項目需求,結(jié)合4通道專用芯片可靈活配置的特性,合理,將中ADC采樣后的多載波中頻信號,通過DDC通道下變頻得到的I、Q數(shù)字基帶數(shù)據(jù),以便后續(xù)的陣列信號處理及抗干擾算法研究。最終,使用8片DDC芯片ISL5416,了16陣元GP-S/的DDC。由于此類陣元數(shù)多,各通道結(jié)構(gòu)一致,采用專用DDC芯片節(jié)約成本,也避免了采用FPGADDC時的重復(fù)設(shè)計。為軟件無線電在16陣元接收機的實現(xiàn)提供了解決方案,并具有較強的商用價值。


          上一頁 1 2 3 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();