以可編程DSP架構(gòu)應對TD-SCDMA以及TD-LTE帶來的設計挑戰(zhàn)
一個CEVA-XC可以軟件方式同時支持多個不同的無線標準,完全不需要針對不同標準設計的硬件加速器。因此,可以降低整個系統(tǒng)的功耗,并減小面積。CEVA-XC架構(gòu)可包含1、2或者4個向量處理器。每個向量處理器是一個3發(fā)射(VLIW)、可以處理256位寬數(shù)據(jù)的單指令多數(shù)據(jù)(SIMD)引擎。其中,包含16個MAC單元、算數(shù)、邏輯以及移位單元。CEVA-XC的指令集可以應對4G基帶的處理要求,比如matrix processing、MIMO detec-tors、complex filtering、data permutations以及位處理。本文引用地址:http://www.ex-cimer.com/article/156602.htm
基于CEVA-X1641的混合式基帶設計方式
CEVA-X代表一系列通用高性能DSP處理器,被廣泛應用于無線基帶應用,并且已經(jīng)量產(chǎn)于多個基帶芯片供應商的產(chǎn)品中。
CEVA-X是基于超長指令字(VLIW)以及單指令多數(shù)據(jù)(SIMD)的架構(gòu)。VLIW可以讓多條指令同時執(zhí)行,確保高度的指令級并行,同時保證低功耗。CEVA-X架構(gòu)對C語言有很好的支持,這樣可以幫助開發(fā)者大大降低開發(fā)的成本以及縮短上市時間。
CEVA-X1641是CEVA-X家族里面的一個成員。它擁有4個16位寬的M_AC。CEVA-X1641在65 nm工藝的最壞情況下可以達到700 MHz的運行頻率。
這款高性能且易于編程的DSP,可以讓設計人員對他們的終端基帶SoC設計靈活地進行軟硬件劃分。不同的基帶客戶在他們的設計里面使用不同的軟硬件劃分方式,以及單個DSP核或者多個DSP核。選擇使用高性能的CEVA-X1641可以保證客戶的軟件投資以及在未來演進產(chǎn)品中的軟件復用。目前,多個CEVA客戶正在使用CEVA-X1641來設計他們的4G無線基帶。
結(jié)語
正是因為未來中國無線市場多標準共存的現(xiàn)實,所以有必要使用同一個平臺來支持多個不同的標準。無論是基于軟件無線電的純軟基帶方式,還是混合型的可編程方式,都能提供足夠的靈活性來滿足重復使用以及快速上市的需求。
長期以來,無線基帶市場的領(lǐng)導者已經(jīng)明確可編程是無線基帶發(fā)展的方向。CEVA-XC和CEVA-X1641兩款。DSP核,能滿足授權(quán)客戶對芯片架構(gòu)以及靈活性的不同需求,提供合適的解決方案。
評論