校園電子巡更系統(tǒng)設計
2 巡更儀電路設計
電路主要包括:Atmegal6L單片機控制電路、GPS接收電路、數(shù)據(jù)存儲電路、無線傳輸電路、電源管理電路。電路結構如圖2。
2.1 核心控制部分
處理核心選用8位低功耗微控制器ATmegal6L,具有片內16 K字節(jié)的程序存儲器,1 K字節(jié)的數(shù)據(jù)存儲器和512字節(jié)的E2PROM。它具有32個通用I/O口線、32個通用工作寄存器、實時時鐘RTC、1個USART、8通道10位ADC、具有片內振蕩器的可編程看門狗定時器、SPI串行端口、與IEEE1149.1規(guī)范兼容的JTAG測試接口,此接口同時還可以用于片上調試,以及六種可以通過軟件選擇的省電模式。其中使用了PD0(RXD)引腳接受Leadtek 9548GPS傳送的GPS數(shù)據(jù),并對數(shù)據(jù)進行處理,考慮到單片機內部的flash存儲空間較小,可利用ATmegal6L的PA組口進行存儲擴展,這里使用的是K9F3208并口數(shù)據(jù)存儲芯片??梢酝ㄟ^兩種方式向上位PC機傳送數(shù)據(jù),一是通過ATmegal6L的串口外接MAX232芯片,輔助外圍電路,通過PC機的RS232通用串行接口傳輸,二是通過ATmegal6L的SPI接口外接NRF905無線收發(fā)模塊向控制中心傳輸數(shù)據(jù),這種傳輸功耗較大,只在出現(xiàn)突發(fā)情況的時候采用這種傳輸方式。ATmegal6L模塊控制電路如圖3。
評論