基于AD8367的大動(dòng)態(tài)范圍AGC系統(tǒng)設(shè)計(jì)
3 設(shè)計(jì)中需注意的問題
1)PCB設(shè)計(jì)由于PCB的饋電和接地處理均對(duì)AGC性能產(chǎn)生重要影響。前者是電源濾波,如果處理不當(dāng)會(huì)影響關(guān)鍵器件,引起自激和較高的雜散電平;后者是指合理安排PCB接地,盡量大面積接地,保證整個(gè)PCB等地電位,同時(shí)增大接地處理帶來的等效電容,提高PCB的抗干擾能力。而且關(guān)鍵元件的布局盡量和信號(hào)流向保持一致,避免后級(jí)放大信號(hào)反饋到前級(jí)輸入端引起自激。
2)電路設(shè)計(jì) 合理設(shè)計(jì)第l級(jí)VGA輸出到第2級(jí)VGA輸入之間整體增益,并等于0,簡(jiǎn)化電路分析設(shè)計(jì),在分析電路時(shí)可把兩級(jí)VGA合并為1個(gè)VGA進(jìn)行分析。
4 測(cè)試記錄
AGC檢波特性如表1所示,環(huán)路各部分增益貢獻(xiàn)情況如表2所示。在本設(shè)計(jì)中,VGA均工作于GAIN UP模式,即增益控制電壓在0~1.0V之間,增益隨控制電壓線性增加。圖6為VGA增益曲線。
結(jié)論
基于上述方法實(shí)現(xiàn)的70 MHz中頻AGC最終效果是:輸入電平在-65~+5 dBm范圍內(nèi)輸出電平穩(wěn)定在-5 dBm,如果信號(hào)輸入電平小于-65 dBm,則AGC提供60dB的固定增益,且不出現(xiàn)雜散,當(dāng)輸入信號(hào)電平小于+3 dBm時(shí),三階交調(diào)抑制達(dá)到55 dB。
評(píng)論