<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 手機(jī)與無線通信 > 設(shè)計(jì)應(yīng)用 > 基于AD9857的偽隨機(jī)碼調(diào)相雷達(dá)發(fā)射硬件平臺的設(shè)計(jì)

          基于AD9857的偽隨機(jī)碼調(diào)相雷達(dá)發(fā)射硬件平臺的設(shè)計(jì)

          作者: 時(shí)間:2010-01-13 來源:網(wǎng)絡(luò) 收藏

            二進(jìn)制相位調(diào)制就是在數(shù)字基帶信號碼元為0時(shí),載波相位取π,使輸出波形倒相;基帶信號碼元為1時(shí),載波相位取0,輸出波形不變。這樣就以載波的不同相位表示了相應(yīng)的基帶脈沖信息,實(shí)現(xiàn)了頻率的擴(kuò)展[5]。本中的載波信號是一系列的正弦和余弦離散采樣點(diǎn)值。通過試驗(yàn)發(fā)現(xiàn)在每個(gè)m系列基帶碼元時(shí)間段,即本所采取的64μs內(nèi),載波采樣100個(gè)點(diǎn)能比較好地滿足要求。載波離散采樣點(diǎn)值的生成,也即正弦和余弦離散采樣點(diǎn)值塊的設(shè)計(jì)要考慮數(shù)字正交上變頻器的并口數(shù)據(jù)輸入端對數(shù)據(jù)格式及數(shù)據(jù)輸入速率的要求。此處芯片要產(chǎn)生I/Q 2路正交載波離散采樣點(diǎn)值并且要對數(shù)據(jù)進(jìn)行14位補(bǔ)碼形式的格式轉(zhuǎn)換。由于VHDL編程語言中沒有正弦和余弦產(chǎn)生函數(shù),所以本設(shè)計(jì)中先用C語言產(chǎn)生I/Q 2路正弦和余弦離散采樣點(diǎn)值,并轉(zhuǎn)化為14位補(bǔ)碼格式,再把14位補(bǔ)碼格式的點(diǎn)值存到一ROM塊中,由調(diào)相器產(chǎn)生它們的取值地址。本設(shè)計(jì)中選用Altera公司的FLEX10K系列芯片中含有嵌入式陣列塊(EAB),可以構(gòu)造ROM存儲器。
            調(diào)相器部分主要產(chǎn)生ROM存儲器中點(diǎn)值的取值地址,同時(shí)完成調(diào)相功能。當(dāng)m序列基帶碼元是0時(shí),載波相位倒相,根據(jù)正弦和余弦波形的特點(diǎn),可使尋址點(diǎn)在碼元由1到0的跳變(jump-low=1)時(shí),跳變到sinπ處(即第51個(gè)點(diǎn)值處),即可實(shí)現(xiàn)倒相;當(dāng)m序列基帶碼元是1時(shí),載波相位不變,可使尋址點(diǎn)在碼元由0到1的跳變(jump_high=1)時(shí),回到sin0處(即第1個(gè)點(diǎn)值處)。由于在ROM存儲表中先存放正弦離散采樣點(diǎn)值的100個(gè)點(diǎn),后存放余弦離散采樣點(diǎn)值的100個(gè)點(diǎn),所以該部分的VHDL尋址程序可如下設(shè)計(jì)。
            if(count202s=″01100100″) and (jump_low=′0′) then
                   --正弦離散采樣點(diǎn)值部分
            count202s=″00000000″;--尋址到第100個(gè)點(diǎn)值處并且
                   --不是碼元的下跳沿時(shí),回到第1個(gè)點(diǎn)值處
            elsif(jump_high=′1′) then count202s=″00000000″;
                   --碼元上跳沿時(shí),尋址到第1個(gè)點(diǎn)處,調(diào)制相位為0
            elsif( jump_low=′1′) then count202s=″00110010″;
                   --碼元下跳沿時(shí),尋址到第51個(gè)點(diǎn)值處,調(diào)制相位為180°
            else count202s=count202s+′1′;
            end if;
            if(reset=′1′) then count202c=″01100101″;--余弦離散
                  --采樣點(diǎn)值尋址值先初始化到第101個(gè)點(diǎn)值處
            elsif (en=′1′) then
            if(count202c=″11001001″) and (jump_low=′0′) then
            count202c=″01100101″;--尋址到第200個(gè)點(diǎn)值處并且
                  --不是碼元的下跳沿時(shí),回到第101個(gè)點(diǎn)值處
            elsif(jump_high=′1′) then count202c=″01100101″;
                  --上跳沿時(shí),尋址到第101個(gè)點(diǎn)處,調(diào)制相位為0
            elsif ( jump_low=′1′) then count202c=″10010111″;
                  --碼元下跳沿時(shí),尋址到第151個(gè)點(diǎn)址處,調(diào)制相位為180°
            else count202c=count202c+′1′;
            end if;
            end if;
            m 系列調(diào)相模塊的編譯仿真波形圖如圖4所示。從圖4中可看出該模塊的功能完全正確。

          本文引用地址:http://www.ex-cimer.com/article/157678.htm

          2.1.2 控制及串口配置模塊
            AD9857數(shù)字正交上變頻器主要有并口和串口二大部分需要設(shè)置。并口輸入數(shù)據(jù)由m系列偽碼調(diào)相后的I/Q2路14位補(bǔ)碼格式的基帶數(shù)據(jù)流輪流提供。串口內(nèi)各寄存器的配置是整個(gè)設(shè)計(jì)的關(guān)鍵,包括工作模式、頻率控制字、時(shí)鐘倍頻、濾波器的內(nèi)插因子和輸出增益控制等參數(shù)的設(shè)置。根據(jù)串口讀寫時(shí)序要求本部分的設(shè)計(jì)用VHDL語言編程實(shí)現(xiàn)。
          2.1.3 VXI總線接口模塊的設(shè)計(jì)
            VXI總線是在VME總線和GPIB總線的基礎(chǔ)上發(fā)展起來的一種新型儀器系統(tǒng)總線。它吸取了VME和GPIB總線的優(yōu)點(diǎn),并結(jié)合儀器測量系統(tǒng)的自身特點(diǎn)而增加了許多新的性能,如零槽模塊功能、資源管理器、配電、冷卻和電磁兼容等[6]。新一代高頻地波系統(tǒng)即VXI總線傳輸模式。
            VXI總線模塊儀器可分為寄存器基、消息基、存儲器基和擴(kuò)展器件4個(gè)部分。用得較多的是前2種器件。寄存器基器件的VXI總線接口基本要求是只需具有配置寄存器,且與這種器件的通信是通過對寄存器的讀、寫來完成的,它不能控制其他器件,只能受其他器件的控制。消息基器件不僅應(yīng)具有總線配置寄存器,而且還應(yīng)能進(jìn)行更高級的通信,支持更復(fù)雜的協(xié)議,如字串行協(xié)議等,它可以控制其他器件,也可被其他器件控制。
            本設(shè)計(jì)中的信號模塊寄存器基,其VXI總線接口模塊中除了具有基本的配置寄存器,因該接口的通用性,它還要與接收模塊等其他部分相兼容,因此其內(nèi)部還有中斷接口、數(shù)據(jù)傳輸接口等。本部分的設(shè)計(jì)也是根據(jù)VXI總線使用規(guī)范及時(shí)序要求,采用VHDL編程語言中的狀態(tài)機(jī)方式實(shí)現(xiàn)。
          2.2 數(shù)字上變頻技術(shù)
            傳統(tǒng)的系統(tǒng)一般采用鎖相環(huán)(PLL)電路將模擬基帶信號倍頻到系統(tǒng)所需的載波頻率上,然后再接一個(gè)模擬乘法器來完成調(diào)制功能。與傳統(tǒng)鎖相環(huán)技術(shù)相比,數(shù)字上變頻技術(shù)具有頻率分辨率高、相位線性變化、易于數(shù)字控制等優(yōu)點(diǎn),正得到越來越廣泛的應(yīng)用。典型的數(shù)字上變頻器有AD公司的AD9856、AD9857以及Harris公司的HSP50215和Gray公司的4路芯片GC4114。本設(shè)計(jì)采用AD9857。AD9857數(shù)字正交上變頻器一般有3種工作模式:正交調(diào)制模式、單頻輸出模式和內(nèi)插DAC模式。工作在正交調(diào)制模式時(shí),I/Q 2路數(shù)字基帶信號交替輸入,再分成2路,經(jīng)過CIC濾波器、可編程內(nèi)插器后送入正交調(diào)制器。DDS核提供一個(gè)正交的本振信號到正交調(diào)制器,與I/Q 2路數(shù)據(jù)相乘相加,產(chǎn)生一個(gè)正交調(diào)制的數(shù)據(jù)流,這些都在數(shù)字域完成。最后通過14位的DAC輸出正交調(diào)制的模擬信號;工作在單頻輸出模式時(shí),AD9857相當(dāng)于一個(gè)DDS頻率源,不接受外部數(shù)據(jù)。DDS核在頻率控制字的控制下產(chǎn)生一個(gè)單頻數(shù)字信號,再經(jīng)DAC輸出;工作在內(nèi)插DAC模式時(shí),輸入14位的I通道數(shù)據(jù),經(jīng)過內(nèi)插后再經(jīng)DAC輸出。該模式下對信號進(jìn)行過采樣操作,但保持原始信號頻譜不變。在本設(shè)計(jì)中采用正交調(diào)制模式。
          2.3 后續(xù)處理電路
            由圖2可知,后續(xù)處理電路主要包括經(jīng)AD9857數(shù)字正交上變頻器上變頻后的中頻模擬信號的A/D 轉(zhuǎn)換、濾波和功率放大等環(huán)節(jié)。軟件無線電的目標(biāo)是在較高的中頻、甚至射頻段就開始對信號進(jìn)行數(shù)字化處理,這樣可以減少系統(tǒng)中模擬器件的數(shù)量,增加系統(tǒng)的靈活性。為達(dá)到此要求,ADC必須有很高的采樣速率和工作帶寬。為適應(yīng)復(fù)雜的電磁環(huán)境,還要求ADC具有大的動態(tài)范圍。此時(shí)的中頻輸出信號,需要高頻窄帶濾波器進(jìn)行濾波,一般的LC濾波器是不能滿足要求的,要選用工作頻率穩(wěn)定度高、阻帶衰減特性陡峭、插入損耗小的石英晶體諧振器組成的高頻窄帶濾波器,放大電路部分宜采用低噪聲高帶寬的可調(diào)增益放大器。本設(shè)計(jì)中采用的就是90MHz帶寬的低噪聲可調(diào)增益放大器AD603。
          3 結(jié)束語
            軟件無線電思想,采用m系列偽碼調(diào)相體制的新一代高頻地波系統(tǒng)的中頻將達(dá)到40.5MHz。因此一些關(guān)鍵技術(shù)要有所突破,主要包括數(shù)字上變頻技術(shù)和數(shù)字下變頻技術(shù)、高速A/D和D/A變換技術(shù)、開放式總線結(jié)構(gòu)技術(shù)和高速數(shù)字信號處理技術(shù)等。本設(shè)計(jì)中的基于AD9857數(shù)字正交上變頻器的偽碼調(diào)相體制高頻地波雷達(dá)發(fā)射部分系統(tǒng)的方案就是按上述要求實(shí)現(xiàn)的,并已取得了初步成功。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();