<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 某探測器測試與信號處理系統(tǒng)的PCM信息采集

          某探測器測試與信號處理系統(tǒng)的PCM信息采集

          作者: 時間:2012-05-23 來源:網(wǎng)絡(luò) 收藏

          1 引言

          本文引用地址:http://www.ex-cimer.com/article/160562.htm

            主要包括和數(shù)據(jù)的、存儲、和控制。它首先對被測對象的溫度、壓力、流量、位移、角度、電壓等物理模擬量進(jìn)行、記錄,并將其轉(zhuǎn)換為數(shù)字量,然后再進(jìn)一步進(jìn)行變換、存儲、、記錄和采集。多路傳送的方法有頻分制、碼分制、時分制等。其中時分制遙測是以不同時間區(qū)間來區(qū)分遙測。用采樣脈沖幅度反映被測參量的方法稱為脈沖幅度調(diào)制(PAM);用采樣脈沖寬度或位置反映被測參量的方法被稱為脈沖寬度參量(PDM)或脈沖位置調(diào)制(PPM)?而如果用一組編碼脈沖來反映被測參量,則被稱為脈沖編碼調(diào)制()。目前在導(dǎo)彈、航天器遙測中,使用最多的是,其次是PAM。

            遙測系統(tǒng)是一種常用的遙測設(shè)備,它可以采集多路數(shù)據(jù)并進(jìn)行通信傳輸和數(shù)據(jù),其多路數(shù)據(jù)采集設(shè)備就是采編
          器。采編器主要用于控制采集各個數(shù)據(jù)通道數(shù)據(jù)的時序,并加上幀同步碼以形成一定格式的數(shù)據(jù),再進(jìn)行并/串轉(zhuǎn)換形成串行數(shù)據(jù)流送到調(diào)制設(shè)備供傳送。圖1是一個典型的PCM幀格式示意圖。

            2 采集系統(tǒng)的硬件實現(xiàn)

            2.1 采集系統(tǒng)的構(gòu)成原理

            基本信息采集系統(tǒng)的結(jié)構(gòu)如圖2所示。其核心部件是幀格式形成器(有ROM和CPU兩類),該形成器一方面按時序向各個部件發(fā)出采集命令和地址碼,另一方面收集各種數(shù)據(jù)并加上同步碼組和其它信息碼組,從而形成便于傳送的數(shù)據(jù)幀格式。本設(shè)計直接用DSP實現(xiàn)其功能。

            圖2中的多路模擬門(俗稱交換子)選用兩個16選1的ADG426芯片進(jìn)行組合設(shè)計,以構(gòu)成符合要求的多路傳輸門。幀格式形成器送來的地址碼作為開關(guān)控制信號。前置放大電路選用低噪聲放大器,來保證系統(tǒng)對微弱信號的無失真放大測量。放大器的作用是為輸入端提供高輸入阻抗,以盡量減少參量誤差,同時為信號提供足夠的放大倍數(shù),使被測信號最大值達(dá)到A/D滿刻度電平。由于模擬信號的輸入電平規(guī)定為0~5V,因此,測量交流信號時,應(yīng)將中心值抬高+2.5V,使用AD9240可以很容易地滿足其要求。

            多路數(shù)字參量先在接口中等待,當(dāng)相應(yīng)采樣時隙到來時才將外來數(shù)字量同步插入數(shù)據(jù)幀格式。時分制遙測信號的同步和時隙關(guān)系是很嚴(yán)格的,一旦根據(jù)傳送信號和使用要求確定了碼速率和幀格式后,所有時隙格式和同步關(guān)系就固定下來了。對于外來的帶同步標(biāo)志的整個碼組數(shù)據(jù)塊(不是可拆的字),PCM幀格式可以用窗口來接收。將外來數(shù)據(jù)塊“堆疊”在主PCM幀格式窗口位置之中稱為異步嵌入格式。執(zhí)行時,接收端先按照主PCM同步標(biāo)志找到窗口位置,再由外來數(shù)據(jù)的群同步標(biāo)志碼組得到該數(shù)據(jù)塊的組成規(guī)律。顯然,一個PCM全幀可開多個窗口。數(shù)據(jù)記錄儀的重放數(shù)據(jù)就可用這種異步格式嵌入到PCM幀格式中傳輸。

            2.2 器件選擇

            ADG426是具有十六輸入和一個公共輸出的單片CMOS模擬選擇器,可用作系統(tǒng)中的模擬交換門??赏ㄟ^4位二進(jìn)制地址碼A0、A1、A2和A3來決定選擇哪一路。 ADG426有芯片級(單片級)地址和控制閥門,很容易與微處理器接口。

            ADG426采用增強(qiáng)型LC2MOS工藝,具有低功耗、高開關(guān)速度和低阻抗的特點。低功耗對電池供電系統(tǒng)是很實用的。當(dāng)處于開通狀態(tài)時,每個通道可以相等地傳導(dǎo)兩個方向的數(shù)據(jù),而且還有一個超出電源范圍的輸入信號。當(dāng)處于斷路狀態(tài)時,高出電源范圍的信號電平將被阻塞。當(dāng)轉(zhuǎn)變通道的瞬間,在所有的通道轉(zhuǎn)變之前的一瞬間,它們都呈斷開狀態(tài)。在設(shè)計中,當(dāng)轉(zhuǎn)變是數(shù)字輸入時,其固有特性是由最小瞬時狀態(tài)的低電荷注入的。

            A/D轉(zhuǎn)換器選用采樣率為10MSPS的14位AD9240。AD9240帶有高性能低噪聲的取樣保持放大器和可編程電壓基準(zhǔn)。同時也可以選擇外部參考電壓,以滿足使用中對直流精度和溫度漂移的需求。該器件采用多級差分流水線結(jié)構(gòu),并有數(shù)字輸出誤差校正邏輯,因而可以保證在整個溫度范圍內(nèi)無失碼。AD9240的輸入有很高的靈活性? 可為圖像、通信、醫(yī)療和數(shù)字采集系統(tǒng)提供便捷的接口。其實時差分輸入結(jié)構(gòu)可提供單端輸入和差分輸入接口。取樣保持放大器?SHA 也同樣適用于多路復(fù)用系統(tǒng),該系統(tǒng)在連續(xù)的通道中可轉(zhuǎn)換滿刻度電平,甚至可對單通道輸入頻率超過 Nyquist速率的信號進(jìn)行采樣。AD9240在差分輸入模式中,其SHA能達(dá)到優(yōu)良的動態(tài)特性,并可超過額定的5MHz Nyquist 頻率。采用單時鐘輸入來控制所有的內(nèi)部轉(zhuǎn)換周期。數(shù)據(jù)輸出采用直接二進(jìn)制輸出格式。超出轉(zhuǎn)換范圍時,可用OTR信號指示溢出,該信號同時還可判斷結(jié)果是高位溢出還是低位溢出。

            AD9240的轉(zhuǎn)換時鐘5MHz,每4次轉(zhuǎn)換只取一個有效數(shù)據(jù),故可用1.25MHz時鐘作DMAR。通過DMAR信號讀取前四個周期中第二次轉(zhuǎn)換的有效數(shù)據(jù),可以避免ADG426選擇器120ns開關(guān)時間的影響。

            AD9240轉(zhuǎn)換器內(nèi)帶2.5V參考電壓,可采用單端直接耦合方式把信號輸入到AD9240中。數(shù)據(jù)鎖存則由CPLD完成。鎖存時鐘與DSP的DMAR同周期,也就是說:CPLD鎖存后,可以馬上通過DMA方式輸入到DSP。

            TigerSHARC DSP芯片ADSP-TS101是一款高性能的靜態(tài)超標(biāo)量處理器,專為大信號處理任務(wù)和通信結(jié)構(gòu)進(jìn)行優(yōu)化。該處理器將非常寬的存儲帶寬和雙運(yùn)算模塊組合在一起,從而建立了數(shù)字信號處理器性能的新標(biāo)準(zhǔn)。其主要性能有:

            ●指令執(zhí)行速度300MHz,指令周期3.3ns。

            ●片內(nèi)有6M位SRAM,分為三個模塊,每個模塊均通過單獨的地址總線和數(shù)據(jù)總線相連,故可以同時進(jìn)行訪問。核內(nèi)有雙運(yùn)算模塊,每個運(yùn)算模塊都包含一個ALU、一個乘法器、一個移位器和一個寄存器組。核內(nèi)有雙整數(shù)ALU,可提供數(shù)據(jù)尋址和指針操作功能。

            ●I/O部分含14個DMA通道、4個鏈路口和SDRAM控制器等,片上仲裁系統(tǒng)還可構(gòu)成8個Tiger SHARC DSP共享總線無縫連接的多處理器系統(tǒng)。

            ADSP-TS101有三套獨立的地址總線和數(shù)據(jù)總線。內(nèi)部數(shù)據(jù)總線寬度擴(kuò)展為128位,外部數(shù)據(jù)總線寬度可擴(kuò)展為64位。

            ADSP-TS101的綜合處理能力非常優(yōu)異。其峰值運(yùn)算能力可達(dá)1600M Flops/s,1024點復(fù)數(shù)FFT僅需32.78μs,外部總線的數(shù)據(jù)傳輸速率可達(dá)800Mbytes/s。每個鏈路口的數(shù)據(jù)傳輸速率為250 Mbytes/s。

            2.3 時序關(guān)系及部分硬件電路

            通過時鐘的上升沿鎖存時,其時序關(guān)系如圖3所示。圖4所示是該系統(tǒng)的部分硬件原理圖。設(shè)計時還用到了Altera公司CPLD系列中的EPM7128。




          圖4 原理框圖


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();