<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > ADS8344與TMS320LC545的應(yīng)用接口設(shè)計

          ADS8344與TMS320LC545的應(yīng)用接口設(shè)計

          作者: 時間:2011-10-09 來源:網(wǎng)絡(luò) 收藏
          主要由多路轉(zhuǎn)換開關(guān)、采樣/保持器、參考電壓、A/D轉(zhuǎn)換器、比較器、控制邏輯電路和逐次逼近寄存器(SAR)等部分組成,其內(nèi)部結(jié)構(gòu)原理如圖1所示。

          本文引用地址:http://www.ex-cimer.com/article/161447.htm

            2.2 的引腳排列及說明

            

           ADS8344的引腳圖

            的引腳排列如圖2所示,各引腳說明如下:

            

            CH0~CH7:模擬輸入通道的輸入端,8個單端模擬輸入通道可合用為雙端差分輸入,所有通道的輸入范圍從0V到+VREF,未用的輸入通道應(yīng)接GND以避免噪聲輸入。

            COM:模擬輸入的參考地,單端輸入通道的零地位點(diǎn),直接接地或接地電位參考點(diǎn)。

            SHDN:掉電控制位,當(dāng)為低時,芯片切換到低功耗掉電模式。

            +VCC:電源輸入端,范圍為+2.7V~+5V。

            DOUT:串行數(shù)據(jù)輸出端,在DCLK的下降沿時數(shù)據(jù)輸出,當(dāng)CS為高時,輸出為高阻態(tài)。

            DIN:串行數(shù)據(jù)輸入端,當(dāng)CS為低時,數(shù)據(jù)在DCLK的上升沿被鎖存。

            DCLK:外部時鐘輸入端,該外部時鐘決定了芯片的轉(zhuǎn)換率(fDCLK=24fSAMPLE)。

            CS:片選端,為低電平時,選中該芯片。

            GND:參考地。

            VREF:參考電源輸入端。

            BUSY:模數(shù)轉(zhuǎn)換狀態(tài)輸出引腳。當(dāng)進(jìn)行模數(shù)轉(zhuǎn)換時,該引腳輸出低電平,當(dāng)BUSY端產(chǎn)生一下降沿時,表示模數(shù)轉(zhuǎn)換結(jié)束,數(shù)據(jù)輸出有效。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();