<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計(jì)應(yīng)用 > 多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計(jì)

          多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計(jì)

          作者: 時(shí)間:2010-11-29 來源:網(wǎng)絡(luò) 收藏


          3 圖像壓縮系統(tǒng)設(shè)計(jì)
          系統(tǒng)硬件整體框架如圖2所示,圖像壓縮工作主要是由V212和’Virtex-ⅡPro系列芯片XC2VP20共同完成的。由于V212幾乎支持所有格式的視頻圖像信號的壓縮,且單片最高輸入數(shù)據(jù)速率為65 MHz/s,允許最大圖像的高度和寬度均為4 096像素。

          本文引用地址:http://www.ex-cimer.com/article/162630.htm

          b.JPG


          3.1 系統(tǒng)輸入模塊
          V212的像素接口工作在視頻模式和原始數(shù)據(jù)模式,本系統(tǒng)采用原始數(shù)據(jù)模式。由于ADV212不能對空間相機(jī)輸出的圖像信號直接進(jìn)行處理,因此需要把 圖像信號轉(zhuǎn)換為ADV212像素接口可以接收的信號輸入模式。在信號輸入之前采用視頻解碼器AD9843A把輸入的圖像信號進(jìn)行處理并輸出標(biāo)準(zhǔn)的圖像信 號。此時(shí)AD9843A輸出圖像信息流、同步時(shí)鐘以及行場同步輸入到中。
          3.2 系統(tǒng)控制模塊
          系統(tǒng)中,主要完成整個系統(tǒng)的控制功能。輸入圖像信號經(jīng)過視頻編碼器后,進(jìn)入進(jìn)行去噪預(yù)處理以提高編碼效率,主要是直方圖 均衡和低通濾波。對于AD9843A視頻編碼器的配置可以通過FPGA軟件模擬I2C總線來實(shí)現(xiàn)。同時(shí)FIGA系統(tǒng)還要向ADV212提供復(fù)位、讀寫、片 選以及時(shí)鐘等信號來控制其工作時(shí)序和工作模式,并要實(shí)現(xiàn)對ADV212的初始化和固件下載功能,F(xiàn)PGA控制系統(tǒng)時(shí)序關(guān)系圖如圖3所示。系統(tǒng)運(yùn)行的所有程 序以及ADV212所需的固件都是存儲在FPGA內(nèi)部的Flash中。系統(tǒng)工作后,需要把這些固件寫入ADV212相應(yīng)的空間中,進(jìn)行一些軟件的運(yùn) 行。

          c.JPG
          由于遙感圖像數(shù)據(jù)量龐大,需采用緩存技術(shù)改善系統(tǒng)的整體性能(如吞吐量、查詢響應(yīng)時(shí)間等),構(gòu)建大規(guī)模視頻服務(wù)系統(tǒng)時(shí),可以減少對磁盤的訪問,提高系統(tǒng)性 能。2塊S之間采用“乒乓”方式對圖像數(shù)據(jù)碼流進(jìn)行存取以提高傳輸速率。這種結(jié)構(gòu)是將輸入數(shù)據(jù)流通過輸入數(shù)據(jù)選擇單元等時(shí)地將數(shù)據(jù)流分配到2個數(shù)據(jù) 緩沖區(qū)。在第1個緩沖周期,將輸入的數(shù)據(jù)流緩存到數(shù)據(jù)緩沖模塊1上,在第2個緩沖周期,通過輸入數(shù)據(jù)選擇單元的切換,將輸入的數(shù)據(jù)流緩存到數(shù)據(jù)緩沖模塊 2,同時(shí),將數(shù)據(jù)緩沖模塊1緩存的第1個周期的數(shù)據(jù)通過輸出數(shù)據(jù)選擇單元的
          選擇,送到運(yùn)算處理單元進(jìn)行處理,第3個緩沖周期,再次切換數(shù)據(jù)的輸入與輸出緩沖模塊。如此循環(huán),周而復(fù)始。當(dāng)系統(tǒng)中收到傳輸指令后,F(xiàn)PGA再將存放在 S中的待發(fā)送碼流經(jīng)過FPGA讀取出來。同時(shí)FPGA還要實(shí)現(xiàn)壓縮系統(tǒng)與外部的接口功能,用于分發(fā)數(shù)據(jù)流,并產(chǎn)生所需的時(shí)序。



          關(guān)鍵詞: RAM FPGA AD

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();