<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          關 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設計應用 > 基于CPLD的清分機紙幣圖像采集系統(tǒng)

          基于CPLD的清分機紙幣圖像采集系統(tǒng)

          作者: 時間:2009-03-24 來源:網絡 收藏

          3.2參數確定

          根據CIS SV233A4W傳感器特性可知,啟動脈沖SP的脈寬應大于100 ns,而移位時鐘CIS1_CLK最大頻率為5MHz。脈寬大于50 ns,采樣一行的典型時間是0.5 ms。若每張鈔票需采樣60行,則一張鈔票最少需要30 ms,1分鐘最多可采樣1800張鈔票。傳感器的輸出數據相對于移位時鐘的延時為68ns,所以A/DAD9822的讀取時鐘S1_CLK2與移位時鐘CIS1_CU(需滿足上述關系。由A/DAD9822的特性可知,讀取時鐘S1_CLK2的脈寬大于10 ns,輸出時鐘AD1_CLK大于30 ns。S1_CLK2的頻率與CIS1_CLK相同,AD1_CLK的頻率應該是S1_CLK2的3倍頻(3通道SHA模式),而相位應在S1_CLK2之后。

          3.3設計實現(xiàn)

          的內部結構如圖4所示。CLOCK(50 MHz)為的基準時鐘,通過分頻器件DIV_N產生不同倍率的分頻時鐘。DIV_N輸出的分頻時鐘(S1、AD1、WR、ADR0)作為中各時鐘的基本信號,與行采樣使能SAMPLE_EN邏輯與后,得到傳感器移位時鐘CIS1_CLK,A/D采樣時鐘S1_CLK2,A/D轉換輸出時鐘AD1_CLK,RAM地址時鐘ADR0_CLK和RAM寫時鐘WR_CLK信號,這些時鐘信號只有在輸入有效數據時使能,這樣可避免讀人干擾數據,還可降低功耗。在DIV_N中僅采用一個計數信號對CLOCK上升沿計數,計數狀態(tài)下,根據所需波形輸出特定向量,共用一個計數信號實現(xiàn)不同倍率分頻,嚴格保證信號之間的相位關系。

          對管信號N2和碼盤輸出脈沖信號MCLK,在電平跳變的前后產生的毛刺可采用數字可重觸發(fā)器FILTER_16濾除。CLK為同步時鐘;當輸入信號Vin_L為低電平時,Vout為高電平,并對內部計數器同步置數15;當輸入信號Vin_L為高電平時,計數器由計數值15對CLK上升沿遞減計數,計數至0時,Vout在下一個CLK上升沿輸出低電平;CL對Vout和內部計數器異步清零,初始化。Vout信號可用于濾除負脈沖Vin_L的毛刺,Vout的下降沿相對于Vin_L的上升沿有16個CLK時鐘延時。



          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();