手機PCB的可靠性設計
此外,整塊板上各個地方的接地都要十分小心,否則會在引入一條耦合通道。有時可以選擇走單端或平衡RF信號線,有關(guān)交叉干擾和EMC/EMI的原則在這里同樣適用。平衡RF信號線如果走線正確的話,可以減少噪聲和交叉干擾,但是它們的阻抗通常比較高,而且要保持一個合理的線寬以得到一個匹配信號源、走線和負載的阻抗,實際布線可能會有一些困難。緩沖器可以用來提高隔離效果,因為它可把同一個信號分為兩個部分,并用于驅(qū)動不同的電路,特別是本振可能需要緩沖器來驅(qū)動多個混頻器。當混頻器在RF頻率處到達共模隔離狀態(tài)時,它將無法正常工作。緩沖器可以很好地隔離不同頻率處的阻抗變化,從而電路之間不會相互干擾。緩沖器對設計的幫助很大,它們可以緊跟在需要被驅(qū)動電路的后面,從而使高功率輸出走線非常短,由于緩沖器的輸入信號電平比較低,因此它們不易對板上的其它電路造成干擾。壓控振蕩器(VCO)可將變化的電壓轉(zhuǎn)換為變化的頻率,這一特性被用于高速頻道切換,但它們同樣也將控制電壓上的微量噪聲轉(zhuǎn)換為微小的頻率變化,而這就給RF信號增加了噪聲。
3.2.5 要保證不增加噪聲必須從以下幾個方面考慮:首先,控制線的期望頻寬范圍可能從DC直到2MHz,而通過濾波來去掉這么寬頻帶的噪聲幾乎是不可能的;其次,VCO控制線通常是一個控制頻率的反饋回路的一部分,它在很多地方都有可能引入噪聲,因此必須非常小心處理VCO控制線。要確保RF走線下層的地是實心的,而且所有的元器件都牢固地連到主地上,并與其它可能帶來噪聲的走線隔離開來。此外,要確保VCO的電源已得到充分去耦,由于VCO的RF輸出往往是一個相對較高的電平,VCO輸出信號很容易干擾其它電路,因此必須對VCO加以特別注意。事實上,VCO往往布放在RF區(qū)域的末端,有時它還需要一個金屬屏蔽罩。諧振電路(一個用于發(fā)射機,另一個用于接收機)與VCO有關(guān),但也有它自己的特點。簡單地講,諧振電路是一個帶有容性二極管的并行諧振電路,它有助于設置VCO工作頻率和將語音或數(shù)據(jù)調(diào)制到RF信號上。所有VCO的設計原則同樣適用于諧振電路。由于諧振電路含有數(shù)量相當多的元器件、板上分布區(qū)域較寬以及通常運行在一個很高的RF頻率下,因此諧振電路通常對噪聲非常敏感。信號通常排列在芯片的相鄰腳上,但這些信號引腳又需要與相對較大的電感和電容配合才能工作,這反過來要求這些電感和電容的位置必須靠得很近,并連回到一個對噪聲很敏感的控制環(huán)路上。要做到這點是不容易的。
自動增益控制(AGC)放大器同樣是一個容易出問題的地方,不管是發(fā)射還是接收電路都會有AGC放大器。AGC放大器通常能有效地濾掉噪聲,不過由于手機具備處理發(fā)射和接收信號強度快速變化的能力,因此要求AGC電路有一個相當寬的帶寬,而這使某些關(guān)鍵電路上的AGC放大器很容易引入噪聲。設計AGC線路必須遵守良好的模擬電路設計技術(shù),而這跟很短的運放輸入引腳和很短的反饋路徑有關(guān),這兩處都必須遠離RF、IF或高速數(shù)字信號走線。同樣,良好的接地也必不可少,而且芯片的電源必須得到良好的去耦。如果必須要在輸入或輸出端走一根長線,那么最好是在輸出端,通常輸出端的阻抗要低得多,而且也不容易感應噪聲。通常信號電平越高,就越容易把噪聲引入到其它電路。在所有PCB設計中,盡可能將數(shù)字電路遠離模擬電路是一條總的原則,它同樣也適用于RF PCB設計。公共模擬地和用于屏蔽和隔開信號線的地通常是同等重要的,因此在設計早期階段,仔細的計劃、考慮周全的元器件布局和徹底的布局評估都非常重要,同樣應使RF線路遠離模擬線路和一些很關(guān)鍵的數(shù)字信號,所有的RF走線、焊盤和元件周圍應盡可能多填接地銅皮,并盡可能與主地相連。如果RF走線必須穿過信號線,那么盡量在它們之間沿著RF走線布一層與主地相連的地。如果不可能的話,一定要保證它們是十字交叉的,這可將容性耦合減到最小,同時盡可能在每根RF走線周圍多布一些地,并把它們連到主地。此外,將并行RF走線之間的距離減到最小可以將感性耦合減到最小。一個實心的整塊接地面直接放在表層下第一層時,隔離效果最好,盡管小心一點設計時其它的做法也管用。在PCB板的每一層,應布上盡可能多的地,并把它們連到主地面。盡可能把走線靠在一起以增加內(nèi)部信號層和電源分配層的地塊數(shù)量,并適當調(diào)整走線以便你能將地連接過孔布置到表層上的隔離地塊。應當避免在PCB各層上生成游離地,因為它們會像一個小天線那樣拾取或注入噪音。在大多數(shù)情況下,如果你不能把它們連到主地,那么你最好把它們?nèi)サ簟?p>3.3 在手機PCB板設計時,應對以下幾個方面給予極大的重視
3.3.1 電源、地線的處理
既使在整個PCB板中的布線完成得都很好,但由于電源、 地線的考慮不周到而引起的干擾,會使產(chǎn)品的性能下降,有時甚至影響到產(chǎn)品的成功率。所以對電、地線的布線要認真對待,把電、地線所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。對每個從事電子產(chǎn)品設計的工程人員來說都明白地線與電源線之間噪音所產(chǎn)生的原因, 現(xiàn)只對降低式抑制噪音作以表述:
(1)、眾所周知的是在電源、地線之間加上去耦電容。
(2)、盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線>電源線>信號線,通常信號線寬為:0.2~0.3mm,最經(jīng)細寬度可達0.05~0.07mm,電源線為1.2~2.5 mm。 對數(shù)字電路的PCB可用寬的地導線組成一個回路, 即構(gòu)成一個地網(wǎng)來使用(模擬電路的地不能這樣使用)
(3)、用大面積銅層作地線用,在印制板上把沒被用上的地方都與地相連接作為地線用?;蚴亲龀啥鄬影?,電源,地線各占用一層。
3.3.2 數(shù)字電路與模擬電路的共地處理
現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。數(shù)字電路的頻率高,模擬電路的敏感度強,對信號線來說,高頻的信號線盡可能遠離敏感的模擬電路器件,對地線來說,整人PCB對外界只有一個結(jié)點,所以必須在PCB內(nèi)部進行處理數(shù)、模共地的問題,而在板內(nèi)部數(shù)字地和模擬地實際上是分開的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù)字地與模擬地有一點短接,請注意,只有一個連接點。也有在PCB上不共地的,這由系統(tǒng)設計來決定。
3.3.3 信號線布在電(地)層上
在多層印制板布線時,由于在信號線層沒有布完的線剩下已經(jīng)不多,再多加層數(shù)就會造成浪費也會給生產(chǎn)增加一定的工作量,成本也相應增加了,為解決這個矛盾,可以考慮在電(地)層上進行布線。首先應考慮用電源層,其次才是地層。因為最好是保留地層的完整性。
3.3.4 大面積導體中連接腿的處理
在大面積的接地(電)中,常用元器件的腿與其連接,對連接腿的處理需要進行綜合的考慮,就電氣性能而言,元件腿的焊盤與銅面滿接為好,但對元件的焊接裝配就存在一些不良隱患如:①焊接需要大功率加熱器。②容易造成虛焊點。所以兼顧電氣性能與工藝需要,做成十字花焊盤,稱之為熱隔離(heat shield)俗稱熱焊盤(Thermal),這樣,可使在焊接時因截面過分散熱而產(chǎn)生虛焊點的可能性大大減少。多層板的接電(地)層腿的處理相同。
評論